搜索资源列表
CPLDxiaoche
- 智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。 -intelligent
measure
- 用VHDL语言编写一个状态机电路,可实现对脉宽的测量-VHDL language with a state of electrical and mechanical way, enabling the measurement of the pulse width
keyscan_test
- 针对机械式按键存在的抖动问题,用verilog HDL编写了一个采用防抖方案并对按键次数计数的模块,已经在ISE综合通过!-Keys exist for mechanical jitter, with verilog HDL prepared a program with anti-shake button and count the number of modules have been integrated by ISE!
CPU-heat-sink-and-thermal-analysis-of-structural-d
- CPU散热器结构设计与热分析,对于做机械设计的朋友应该有一定的参考作用!-CPU heat sink and thermal analysis of structural design, mechanical design for a friend so there should be some reference!
step_motor
- 步进电机是一种能够将电脉冲信号转换成角位移或线位移的机电元件,它实际上是一 种单相或多相同步电动机。单相步进电动机有单路电脉冲驱动,输出功率一般很小,其用途 为微小功率驱动。多相步进电动机有多相方波脉冲驱动,用途很广。使用多相步进电动机时, 单路电脉冲信号可先通过脉冲分配器转换为多相脉冲信号,在经功率放大后分别送入步进电 动机各相绕组。每输入一个脉冲到脉冲分配器,电动机各相的通电状态就发生变化,转子会 转过一定的角度(称为步距角)。正常情况下,步进电机转过的总角度和
debounce_logic
- This HDL Module take input from any mechanical switch and give the stable output without glitches.
Virtex2_Manual
- Xilinx is disclosing this user guide, manual, release note, and/or specification (the "Documentation") to you solely for use in the development of designs to operate with Xilinx hardware devices. You may not reproduce, distribute, republish, downlo
ch13
- 以遙控玩具店,市售標準的遙控伺服機來做實驗,此一裝置在無線電遙控飛機、遙控船上一定會用到,主要是介紹其內部結構及工作原理,並以8051 介面來設計驅動程式,可以精確的控制伺服機動作。了解其工作原理後還可以有其他的應用,凡是需要拉動或是做簡易的機械式傳動機構設計,都可能有機會使用到它。對於非機械本科系的同學,只要懂得 8051 介面設計,也可以很有效率的設計一些精密的傳動系統,這完全拜伺服機之賜,讓我們可以簡單的電路完成複雜的控制系統整合設計。-The remote control toy, re
dzim
- 电子密码锁 基于FPGA设计的电子密码锁是一个小型的数字系统,与普通机械锁相比,具有许多独特的优点:保密性好,防盗性强,可以不用钥匙,记住密码即可开锁等。目前使用的电子密码锁大部分是基于单片机技术,以单片机为主要器件。在实际应用中,程序容易跑飞,系统的可靠性较差。本文介绍的一种基于现场可编辑门阵列FPGA器件的电子密码锁的设计方法,采用VHDL语言对系统进行描述,并在EP3C10E144C8上实现。-password lock FPGA-based design of the elect
yyy
- 基于FPGA设计的电子密码锁是一个小型的数字系统,与普通机械锁相比,具有许多独特的优点:保密性好,防盗性强,可以不用钥匙,记住密码即可开锁等。目前使用的电子密码锁大部分是基于单片机技术,以单片机为主要器件。在实际应用中,程序容易跑飞,系统的可靠性较差。本文介绍的一种基于现场可编辑门阵列FPGA器件的电子密码锁的设计方法,采用VHDL语言对系统进行描述,并在EP3C10E144C8上实现。 通过仿真调试,利用可编程逻辑器件FPGA的电子密码锁的设计基本达到了预期目的。当然,该系统在一些细节
ise11tut
- Xilinx is disclosing this user guide, manual, release note, and/or specification (the "Documentation") to you solely for use inthe development of designs to operate with Xilinx hardware devices. You may not reproduce, distribute, republish, downlo
doorlock
- 基于FPGA设计的电子密码锁是一个小型的数字系统,与普通机械锁相比,具有许多独特的优点:保密性好,防盗性强,可以不用钥匙,记住密码即可开锁等。-FPGA-based design of the electronic code lock is a small digital system. It has many unique advantages:good privacy and security , it do not need the key but remember password to
anjian2
- EP2C35F系列开发板关于机械按键的消抖实验,测试,仿真代码-EP2C35F Series development board on key debounce mechanical experiments, testing, simulation code
DBounce
- Using mechanical switches for a user interface is a ubiquitous practice. However, when these switches are actuated, the contacts often rebound, or bounce, off one another before settling into a stable state. Several methods exist to deal with this te
qudou
- 机械开关的去抖电路,去除因抖动造成的问题-Mechanical switch debounce circuit, removing problems caused due to jitter
FangDou
- 用Verilog语言编写的机械按键防抖程序,使用ISE10.0版本。-Verilog language used mechanical buttons stabilization program, use ISE10.0 version.
FangDou_reg
- 使用Verilog语言编写的机械按键防抖程序,采用移位寄存器的方法进行消抖。-Verilog language using mechanical keys stabilization program, the method of using a shift register eliminate shaking.
coubter_key
- ISE环境下Verilog编程实现机械按键去抖-ISE Verilog programming environment under mechanical debounces
temp
- 掌握时间一直是人们最基本的需求,而在快节奏的当今社会,时间更是一个很重要的工具。电子时钟是利用电子技术构成时钟功能的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,拥有更长的寿命,因此现在越来越得到广泛的使用。按照系统设计功能的要求,系统分为综合计时模块,数据调整模块,红外接收解码模块以及显示模块等4个模块,其中综合计时模块又包含7个子模块(年、月、日、星期、时、分、秒),每个子模块都具有预置,计数和进位的功能。(Time is always the basic need of p