搜索资源列表
adder
- 基于ALTERA 公司cyclone系列FPGA的程序,verilog 实现加法器
ahead_adder
- 用Verilog语言实现了一个8bit的超前进位加法器,其中包括测试文件。
add16_adv
- 在ISE下用verilog开发的16位进位现行加法器
systemc
- Systemc实现一个加法器,一个乘法器,一个十选一器,并在testbench内检测其正确性。 适用于systemc入门。-Using Systemc for the realization of a adder, a multiplier, a decimator, and within a testbench for their functionalities . Designed for Systemc or C++ beginner .
adder_4_10
- 这是一个4位加法器的实验设计程序,欢迎大家指正-This is a 4-bit adder experimental design process, we welcome correction
VHDL_book2
- add4a:4位加法器的设计 add8a:8位加法器的设计 subtract:4位减法器的设计 addsub: 4位加法器/减法器的设计 shift4:移位寄存器的设计 mult4:乘法器设计 div8:除法器设计 alu4:算术逻辑单元ALU设计-add4a: 4-bit adder design add8a: 8 bit adder design subtract: 4-bit subtraction Design addsub: 4-bit ad
Desktop
- 8位流水灯模拟二进制加法器 keil C-8 water lights simulate a binary adder keil C
Voice_frequence
- 这是一个利用DSPIC33FJ64MC802芯片进行音频AD采样以及FFT变换(得到功率谱)并将得到的数据进行串口发送的程序。该程序用于一个声音功率谱分析的设计中。 使用时需要配合外围的放大,滤波,加法器,以及电源等其他电路。并结合自编的上位机软件进行显示。 在Microchip给出的FFT函数中,256点FFT变换存在问题,无法得到正常数据。这是由于旋转因子表的错误造成的。本程序已经对其作出了修正。同时在功率谱计算的函数中,也作出了一些优化,在测量较小的幅值时,结果会更加理想。 本
adder
- 此电路是一个基于Quartus II 的加法器,由两个半加器组成。(The circuit is an adder based on Quartus II, consisting of two adder.)
16qam
- 一个16QAM数字调制电路,包括时钟生成电路,m伪随机序列生成电路,串并转换电路,电平映射电路、载波信号发生电路、ASK幅度调制电路及加法器(A 16QAM digital modulation circuit, including clock generation circuit, m pseudo-random sequence generation circuit, serial parallel conversion circuit, level mapping circuit, car
8点fft
- 用quartus软件、verilog语言编写的8点fft源代码,代码简单易懂,整个代码只用了一个乘法器和一个加法器