CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 其他嵌入式/单片机内容 搜索资源 - 数字锁相

搜索资源列表

  1. verilogpll

    0下载:
  2. 用verilog语言编写的全数字锁相环的源代码,基于fpga平台-using Verilog language prepared by the DPLL the source code, they simply based on the platform
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2008-10-13
    • 文件大小:3.73kb
    • 提供者:letheo
  1. MCU020

    0下载:
  2. 数字锁相环控制产生信号程序详解以及控制字计算方法
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2008-10-13
    • 文件大小:3.38kb
    • 提供者:老白
  1. shu-si-fuo-xiang-huan

    0下载:
  2. 该压缩文件是一个用matlab实现数字锁相环仿真的程序-The compressed file is a digital PLL with matlab simulation program
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-23
    • 文件大小:1.56kb
    • 提供者:marlin
  1. SOPC

    0下载:
  2. SOC(System On a Chip)称为片上系统,它是指将一个完整产品的功能集成在一个芯片上或芯片组上。SOC中可以包括微处理器CPU、数字信号处理器DSP、存储器(ROM、RAM、Flash等)、总线和总线控制器、外围设备接口等,还可以包括数模混合电路(放大器、比较器、A/D和D/A转换器、锁相环等),甚至延拓到传感器、微机电和微光电单元。 -SOC (System On a Chip) is called on-chip system, which refers to a comple
  3. 所属分类:Other Embeded program

    • 发布日期:2017-05-19
    • 文件大小:5.16mb
    • 提供者:林崇坤
  1. CS5218设计资料 CS5218最新说明书 CS5218芯片

    0下载:
  2. Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:262.05kb
    • 提供者:TEL13699758578
搜珍网 www.dssz.com