搜索资源列表
epp_sram
- verilog语言编写的FPGA代码。功能为pc机通过epp不断写数到sram中,然后pc发送中断信号打断写过程读取sram中的数据。rar包中包含epp协议,模块文件和测试文件(test)。
test
- FPGA数据处理 FPGA数据处理
AD7865test1
- verilog hdl写的利用fpga控制ad7865进行多路ad数据采集的程序源代码。
The-pulse-signal-generator
- 脉冲信号发生器:采用DDS技术实现脉冲信号的周期、脉冲宽度、幅值的数控调节。通过单片机与FPGA的并行通信技术将频率控制字及矩形脉冲数据传送给FPGA的双口RAM。模拟输出通道则将信号通过100MHz、8位D/A转换器将波形数据转换成模拟脉冲信号,最后通过高速运放构成的放大器放大,实现幅度连续可调。-The pulse signal generator: using the DDS technology to achieve the pulse signal cycles, pulse widt
FPGA-multi-purpose-function-signal
- 基于FPGA的多功能函数信号发生器:基于FPGA实现直接数字频率合成,该函数信号发生器可以实现正弦波、三角波、方波、锯齿波等多种波形输出,输出信号的频率和幅度可调,利用单片机完成整个电路的时序控制、数据处理和实时显示输出。-Based on FPGA multi-purpose function signal generator: based on FPGA realizing direct digital frequency synthesis, this function signal ge
shouchishiboqi
- 手持式存储示波表中的数据采集设计。以ARM和单片机为主辅,FPGA/CPLD为逻辑平台-Handheld storage oscilloscope table data acquisition design. ARM-based microcontroller and secondary, FPGA/CPLD logic platform
memory2.0
- 使用FPGA作为控制核心,控制FLASH存储芯片存储状态,实现数据的大容量存储。-Using FPGA as the core control chip FLASH memory storage status control, high-capacity data storage.
Frequency-meter
- 本代码包含stm32单片机与FPGA两部分,通过FPGA实现频率、时间间隔以及相位差的测量并通过spi与stm32通信,在stm32上实现数据的运算与显示。-This code contains two parts stm32 MCU and FPGA, frequency, time interval and phase measurements and by spi communication with stm32, on stm32 achieve computing and displa
ram
- 此代码可以是FPGA内部ram存储器在读取一系列数据后,然后每间隔1秒钟读出来。-This code can be read in the FPGA internal ram memory after a series of data, and then read out at intervals of 1 second.
ad9226
- ad 9226 数据采集芯片的 FPGA 实现,FPGA 对数据的采集准确,通过仿真和实测(The FPGA implementation of ad9226 data acquisition chip,FPGA data acquisition accuracy, through simulation and measurement.)