CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 硬件设计 搜索资源 - 分

搜索资源列表

  1. resistance_calculator

    0下载:
  2. 硬件设置小工具,电阻值计算excel,表列出了常用电阻值,只需要输入电源电压,需要电压俩个电压值,就可以算出分压电阻,误差5 以内会有绿色标注-Hardware settings gadgets, resistance calculation excel, table lists the commonly used resistance, only need to input power supply voltage, the need to voltage two voltage values
  3. 所属分类:HardWare Design

    • 发布日期:2017-05-05
    • 文件大小:7.09kb
    • 提供者:黄均铭
  1. freq_divider7

    0下载:
  2. 本程序为七分频数字电路的实现,采用VHDL语言编程,采用常见的奇数次分频方法实现,进仿真证实可用。其他奇数次可以直接修改程序中相关参数值即可直接移植引用-This procedure is the seventh-frequency digital circuits implemented using VHDL language programming, using a common method to achieve the odd division into simulation confi
  3. 所属分类:HardWare Design

    • 发布日期:2017-04-12
    • 文件大小:522byte
    • 提供者:LHX
  1. GPS-Data-display

    0下载:
  2. GPS数据分路显示终端,通过液晶屏显示经纬度-Shunt GPS data display terminal, the LCD screen displays the latitude and longitude by
  3. 所属分类:HardWare Design

    • 发布日期:2017-12-13
    • 文件大小:62.59kb
    • 提供者:黄国雄
  1. digital-clock-circuit-.ms13

    0下载:
  2. 数电_Multisim设计_数字时钟电路 (显示时:分:秒 CP 频率 f 1Hz) 【电路说明】 1 基于 74LS160 做三个计数器(时:24 进制,分:60 进制,秒:60 进制) 2 秒针计数器完成一次计数后,进位给分针计数器的 P 和 T。 分针计数器完成一次计数后,进位给时针计数器的 P 和 T。-Digital circuit _Multisim design _ digital clock circuit (Display: hours: minutes
  3. 所属分类:HardWare Design

    • 发布日期:2017-12-13
    • 文件大小:200.34kb
    • 提供者:WeiDi
  1. AD9268

    1下载:
  2. 用于AD9268芯片的功能实现,手册。该芯片是电路要正确,要配置SPI可以调节参数,比如dither,分频等,就必须引脚PDWN通过10K电阻接地(AD9268 chip for the realization of the function, manual)
  3. 所属分类:硬件设计

    • 发布日期:2017-12-19
    • 文件大小:2.02mb
    • 提供者:leopard0311
  1. 105-1602液晶显示DS1302时钟

    0下载:
  2. 智能电子钟(1)计时:秒、分、时、天、周、月、年。 (2)闰年自动判别。(Intelligent electronic clock (1) timing: seconds, minutes, hours, days, weeks, months, years. (2) automatic discrimination of leap year.)
  3. 所属分类:硬件设计

    • 发布日期:2017-12-19
    • 文件大小:40kb
    • 提供者:guanzheyu
  1. shiyan

    0下载:
  2. 0到59分59秒运动计时器,带有复位开始暂停按键功能(0 to 59 minutes and 59 seconds of motion timer with reset pause button start function)
  3. 所属分类:硬件设计

    • 发布日期:2018-01-04
    • 文件大小:522kb
    • 提供者:SFSGE24
  1. dpll源程序

    0下载:
  2. 一种设计数字锁相环的思路,包含异或鉴相器、k模可逆计数器、脉冲加减计数器、N分频器等,实现相位的锁定。(A design of digital phase locked loop (PLL) consists of a phase discriminator, a K mode reversible counter, a pulse addition and subtraction counter, a N frequency divider and so on, to lock the pha
  3. 所属分类:硬件设计

    • 发布日期:2018-04-30
    • 文件大小:1kb
    • 提供者:和风5254
  1. 1.hex

    0下载:
  2. 用八块LED显示屏显示从0时0分0秒到23时59分59秒的变化来计时(Timing with eight LED screens showing changes from 00:00:00 to 23:59:59)
  3. 所属分类:硬件设计

    • 发布日期:2018-05-01
    • 文件大小:1kb
    • 提供者:樱木强道
  1. 基于 LED显示屏 的 电子时钟

    0下载:
  2. 该硬件电路 由 8086系统 、 4 线- 16 线译码器 74154 、 可编程并行 I/O接口芯 片 8255A、 可编程计数器 /定时器 8253A、可编程中断控制器 8259、双 4输入或 非门 4002、六输入反相器 74LS04、 LED显示器、按键开关 、电阻 构成 。电路 LED显示器采用多位数码管动态扫描、分时循环显示原理,用 8255的 PA口和 PB口 分别作为段选和位选。
  3. 所属分类:硬件设计

搜珍网 www.dssz.com