搜索资源列表
freq_divider7
- 本程序为七分频数字电路的实现,采用VHDL语言编程,采用常见的奇数次分频方法实现,进仿真证实可用。其他奇数次可以直接修改程序中相关参数值即可直接移植引用-This procedure is the seventh-frequency digital circuits implemented using VHDL language programming, using a common method to achieve the odd division into simulation confi
digital-clock-circuit-.ms13
- 数电_Multisim设计_数字时钟电路 (显示时:分:秒 CP 频率 f 1Hz) 【电路说明】 1 基于 74LS160 做三个计数器(时:24 进制,分:60 进制,秒:60 进制) 2 秒针计数器完成一次计数后,进位给分针计数器的 P 和 T。 分针计数器完成一次计数后,进位给时针计数器的 P 和 T。-Digital circuit _Multisim design _ digital clock circuit (Display: hours: minutes
lesson1
- Quartus 乘法器搭建 ,数字电路实验例程,初学者可参考-Quartus multiplier build, digital circuit experimental routines
模电multisim仿真实例
- 模拟和数字电子线路的仿真,可应用与单片机外围电路的设计(The simulation of analog electronic circuit and its application in the design of peripheral circuit of single chip computer.)
电子时钟 PROTEUS仿真
- 纯数字电路(无单片机)搭建电子时钟 PROTEUS仿真