搜索资源列表
M12864
- 44780字符液晶屏驱动演示程序总线方式. C语言编写-44,780 characters LCD Driver Bus Demonstration Program manner. C language
video_process_base_on_DSPandFPGA
- 基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型 化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管
datacompress
- 文字、声音、图像等各种媒体信息本身是模拟的,只有数字化后才能由计算机平台进行各种处理和综合。实现对多媒体信息的交互处理,必须对各种媒体进行数字化,而文字、声音、图像等数字化信息的数据十分庞大,不仅造成存贮和传输的困难,而且计算机的总线也不能承受,尽管有许多方法可以提高计算机的传输能力,但都不能彻底解决问题。-Text, sound, images and other media information itself is analog only digital before processing
s
- 近年来,随着DSP的快速发展,被广泛的应用于图像处理及目标定位[11][13][21]上,极大地提高图像处理的实时性。DSP主要用来实现扩展算法和数字信号处理的功能,其最典型的用途是实现数字图像处理算法。DSP芯片内采用大容量的SRAM作为系统的高速缓存,高达64位的数据总线带宽。在片外采用了目前流行的SDRAM、DDR2等高速大容量存储器的无缝连接,同时还支持SRAM、FIFO等各种类型的存储器,大大提高了图像的存储容量及速度。-In recent years, with the rapid
sp5368_mtk_sdk
- 图像处理芯片Sp5368(superpix)在MT6223D上移植的稳定版本,8080 cpu 总线,yuv图像接口,软件JPEG压缩算法。-Image processing chip Sp5368 (superpix) transplantation in MT6223D, stable version, 8080 cpu Bus, for yuv images interface, software JPEG compression algorithm.
MIPI-D-PHY-Specification
- LCD 显示技术 MIPI总线的D-PHY 层的电气和物理规范协议-MIPI D-PHY Specification MIPI Alliance Standard for D-PHY
MDDIv1
- 图像处理MDDI总线的VESA标准协议,里面详细描述了MDDI的物理层和应用层的数据包裹协议.是 LCD显示驱动开发的重要资料-VESA Mobile Display Digital Interface Standard
2410_I2C
- FS2410开发板I2C驱动程序,对了解学习I2C总线有帮助-FS2410 development board I2C driver
code-code
- spi,uart等接口的verilog代码和说明文档,能帮助大家了解总线的功能。-spi, uart verilog code and documentation, such as interfaces, can help you understand the function of the bus.