搜索资源列表
Application_in_FPGA_design_of_Matlab_simulink
- 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点, 然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模 型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim 中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设 计方法。
matlab_modelsim
- Matlab 与 modelsim 协同仿真的例程设置好modelsim运行环境后,在源码路径执行manchester_tb,即可完成协同仿真的过程。-ModelSim co-simulation with Matlab routine ModelSim runtime environment is set up after the implementation of source path manchester_tb, to complete the process of co-simulat
Matlab_and_Modelsim_Codebug
- matlab与modelsim的联调教程,pdf格式的-matlab FBI and the modelsim tutorial, pdf format
COMPRESSION
- Simple LZW image compression implemented on Spartan-3e starter kit using Xilinx9.2 and Modelsim for testbench simulation.
ModelsimSimulink
- Modelsim和Simulink协同仿真,很经典-Modelsim Simulink
usetheModelSimtosimulink
- 详细介绍了如何使用ModelSim进行仿真.-it will teach you how to use the ModelSim to simulink.
fft_model
- 基二的16点,每点16位FFT计算的modelsim完整工程,可以直接仿真运行-The base 2 of the 16 points, each 16-point FFT calculation modelsim full engineering, simulation can be directly run
cordic_atan
- 用verilog语言实现计算反正切函数,在软件无线电中解调PM/FM中使用的尤为频繁。上传的压缩包是modelsim工程,基于6.5c,里边包含一个完整的PM波产生以及解调过程的matlab文件仿真,并取其中间的I和Q支路做为verilog文件的输入,并将其借条输出与MATLAB实际解调输出作比较。 鉴相器的设计基于CORDIC算法,其精度取决于迭代的深度。由于工程实际运用只需要解调出atan值,并不需要绝对的值,所以并没有给予加权,需要的同学可以自己加上。-Calculated usin
modelsim_tut
- learnigng of modelsim in matlab
Clock-Divider
- this verilog program, Clock Divider, can be compiled successfully by Altera and ModelSIM.
rgb_ycbcr
- RGB转换成ycbcr,包括HD和SD两种模式。同时打印数据给modelsim仿真用。-RGB converted into ycbcr, including HD and SD modes. At the same time the print data to the simulation using modelsim.
pe
- MATLAB实现直方图统计和直方图均衡,并打印数据供modelsim仿真用。-MATLAB realization histogram and histogram equalization, and print data for use modelsim simulation.