CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 其它 搜索资源 - 正弦波 FPGA

搜索资源列表

  1. DDS1-2

    1下载:
  2. 利用FPGA设计一个直接数字频率合成器(DDS),要求能够通过键盘设定输出正弦波、三角波和方波,输出波形频率由键盘输入设定,液晶显示屏显示输出波形类型和频率,输出频率范围10Hz-20kHz,步长0.5Hz。-FPGA design using a direct digital synthesizer (DDS), requires the ability to set the keyboard output sine wave, triangle wave and square wave ou
  3. 所属分类:source in ebook

    • 发布日期:2017-04-09
    • 文件大小:1.77mb
    • 提供者:张箭箭
  1. sin

    0下载:
  2. sin正弦波的产生 DDS FPGA VHDL语言-sin sine wave generation DDS FPGA VHDL language
  3. 所属分类:assembly language

    • 发布日期:2017-04-09
    • 文件大小:1.65mb
    • 提供者:王盛力
  1. fleverDDS_new

    0下载:
  2. fpga控制da产生幅值频率可调的正弦波程序-the fpga Control da produce the amplitude adjustable frequency sine wave program
  3. 所属分类:source in ebook

    • 发布日期:2017-12-04
    • 文件大小:1.25mb
    • 提供者:mb
  1. am

    0下载:
  2. 基于FPGA的DDS,产生任意频率的正弦波,并且加入am调制-Generate any frequency sine wave, and join am modulation based on FPGA DDS
  3. 所属分类:MiddleWare

    • 发布日期:2017-11-09
    • 文件大小:444.43kb
    • 提供者:MR su
  1. DDS

    0下载:
  2. 第一,DDS模块是一个比较常用的用数字方式实现模拟信号的方法,以前一直只用了频率控制,这一次还通过深入理解用上了相位控制,从这个角度来讲,可以用FPGA小菜一碟的实现频率和相位可控的多通道SPWM波,然后再去外加上RC滤波电路和运放电路就可以实现可控正弦波。 第二,这里的DDS模块还有产生一个可逆计数器的计数使能时钟和方向控制时钟,需要具体说说的是,如果你输出的正弦值是8位的,那么你的计数器的计数范围是在0---255---0,如果你输出的正弦值是9位的,那么你的计数器的计数范围是在0--
  3. 所属分类:MacOS develop

    • 发布日期:2017-04-17
    • 文件大小:159.19kb
    • 提供者:张雪亮
  1. sin-sanj

    0下载:
  2. 基于FPGA的可调幅度频率的正弦波、三角波、锯齿波、矩形波发生器-FPGA-based adjustable amplitude sine wave frequency, triangle wave, sawtooth, square wave generator
  3. 所属分类:Compiler program

    • 发布日期:2017-05-02
    • 文件大小:693.83kb
    • 提供者:may
  1. SINGT

    0下载:
  2. 基于FPGA的用VHdl硬件编程语言实现的正弦波发生器。-FPGA-based hardware programming language with VHdl sine wave generator.
  3. 所属分类:assembly language

    • 发布日期:2017-05-11
    • 文件大小:2.42mb
    • 提供者:赵子龙
搜珍网 www.dssz.com