搜索资源列表
tmx
- 设计一个8位数字显示的简易频率计。能够测试1Hz~1MHz方正波信号的频率;电路输入的基准时钟为10MHz,测量值以BCD码形式输出;系统有复位键;-Design a simple 8-bit digital display frequency counter. Able to test 1Hz ~ 1MHz Fangzheng Bo signal frequency circuit input reference clock is 10MHz, the measured value in B
8weishijinzhijishuqi
- 一个简单的8位十进制计数器源代码,VHDL实现编程-A simple 8-bit decimal counter source code, VHDL realization of programming
Chapter1-5
- 第一章到第五章的代码 本书通过100多个模块实例,详细地讲解了Verilog HDL程序设计语言,全书共分13章,内容涉及VerilogHDL语言基本概念、建模、同步设计、异步设计、功能验证等,实例包括各种加法器/计数器、乘法器/除法器、编码器/译码器、状态机、SPIMaster Controller、I2C Master controller、CAN ProtocolController、Memory模块、JPEG图像压缩模块、加密模块、ATA控制器、8位RISC-CPU等及各个实例
cnt
- 4位及8位计数器,根据4进制和8进制原理设计计数器-4位及8位计数器,根据4进制和8进制原理设计计数器 您是不是要找: jk触发器,根据输入的信号的产生相应的输出 请键入文字或网站地址,或者上传文档。 取消 4 Wèi jí 8 wèi jìshùqì, gēnjù 4 jìn zhì hé 8 jìn zhì yuánlǐ shèjì jìshùqì “”的用法示例:由 Google 自动翻译英语中文(简体)日语4-bit and 8-bit counter, hexade
module-counter8
- 用verilog实现8为计数器频率范围20-80kHz,根据DDS原理来一个时钟计数器记一下,n=n+1,根据公式fout=(fc÷x)÷2,fout=80 fc=320,所以n≥2时,再取反,又由公式 fout=(k.fc)÷2^n,k=50hz,fout=80khz,fc=320,所以数据的位宽n≥7。 设计要求两路方波信号的相位差在0-360゜可调,可以根据延时来实现。具体的-8 is realized with verilog counter frequency range 20-8