搜索资源列表
spi_op_core
- spi接口电路用verilog编程,完全可综合的-20 interface circuit using Verilog programming, fully integrated
frequence_20
- 20分频器,具有一定的使用价值,自己可以试试看 。-20 frequence verilog code design and test
module-counter8
- 用verilog实现8为计数器频率范围20-80kHz,根据DDS原理来一个时钟计数器记一下,n=n+1,根据公式fout=(fc÷x)÷2,fout=80 fc=320,所以n≥2时,再取反,又由公式 fout=(k.fc)÷2^n,k=50hz,fout=80khz,fc=320,所以数据的位宽n≥7。 设计要求两路方波信号的相位差在0-360゜可调,可以根据延时来实现。具体的-8 is realized with verilog counter frequency range 20-8