搜索资源列表
bcd
- 实现一位BCD码的加法,并且带有进位。还可以利用逻辑电路实现此功能。-Code to achieve a BCD adder, and a binary. Logic circuits can also be used to achieve this functionality.
add
- 模块采用8 位超前进位加法器实现快速加法运算-Modules use 8-bit adder cascaded fast addition operation
Fibonacci-Sequence
- 汇编 菲波那契数列 include irvine32.inc 原理:f3=f2+f1 .data str1 byte "请输入所求的菲波那契数列的位数:",0 str2 byte "此程序中菲波那契数列最大位置:",0 j dword 2 求最大位置 f1 dword 1,0,0 用3个32位表示一个96位 f2 dword 1,0,0 用3个32位表示一个96位 m dword ? .code main proc mov
shumaguan
- 四位数码管实现两位十进制加法两位十六进制减法-Four digital tube to achieve a two-digit hexadecimal subtraction of two decimal addition
BCD
- 举例说明BCD数加法、减法过程,及如何求最大数,帮助理解进位位的作业。-Illustrate the BCD number adder, the subtraction process, and how to find the maximum number of jobs to help understand the carry bit.
WXZ
- 加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。在电子学中,加法器是一种数位电路,其可进行数字的加法计算。在现代的电脑中,加法器存在于算术逻辑单元(ALU)之中。 加法器可以用来表示各种数值,如:BCD、加三码,主要的加法器是以二进制作运算。由于负数可用二的补数来表示,所以加减器也就不那么必要。-The adder is generated th
05
- 利用DEBUG验证乘法、除法、加法、减法、带进位加、带借位减,堆栈操作指令,串操作指令的功能。-Use DEBUG to verify multiplication, division, addition, subtraction, carry carry, band borrow, stack operation instruction, string operation instruction function.