CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 其它 汇编语言 搜索资源 - fpga 时钟

搜索资源列表

  1. clock

    0下载:
  2. FPGA时钟设计程序代码,可调整时间,六位显示。
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:2.04kb
    • 提供者:张瑜婷
  1. lcd12864

    0下载:
  2. fpga驱动lcd12864显示时钟,vhdl语言描述-the fpga drive lcd12864 display clock
  3. 所属分类:assembly language

    • 发布日期:2017-11-26
    • 文件大小:613.09kb
    • 提供者:浩子
  1. UART_RS232(verilog)

    1下载:
  2. /本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作
  3. 所属分类:assembly language

    • 发布日期:2017-11-07
    • 文件大小:586.22kb
    • 提供者:饕餮小宇
  1. UART_RS232(VHDL)

    0下载:
  2. 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作状
  3. 所属分类:assembly language

    • 发布日期:2017-11-14
    • 文件大小:593.25kb
    • 提供者:饕餮小宇
  1. calendar2

    0下载:
  2. 基于FPGA的实时时钟,具有万年历功能-FPGA-based real-time clock with calendar function! !
  3. 所属分类:assembly language

    • 发布日期:2017-04-12
    • 文件大小:1.46kb
    • 提供者:xiewh
搜珍网 www.dssz.com