搜索资源列表
8194655377
- 利用VHDL语言实现单片简易自动量程数字频率计-use VHDL single summary autoranging digital frequency meter
eb894854-c49f-4ba1-a258-411bc31cf6eb
- 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性
pinlvji
- 数字频率计的使用源代码,方便学习和参考,有助于理解vhdl语言-The use of digital frequency meter source code to facilitate learning and reference, to help understand the vhdl language