搜索资源列表
VHDL硬件描述语言基础
- 此课程讲义很有用,主要介绍了VHDL硬件描述语言,适合于初学者-course lectures very useful, mainly introduces the VHDL hardware descr iption language, suitable for beginners
HDL
- HDL 编码风格与编码指导,介绍了详细的vhdl和verilog hdl语言的编程风格-HDL coding style and coding guidance, presented a detailed VHDL and Verilog HDL language programming style
8194655377
- 利用VHDL语言实现单片简易自动量程数字频率计-use VHDL single summary autoranging digital frequency meter
UART(FPGA)
- 基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。 在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。-FPGA-based UART serial communication controller, using VHDL language, includes a number of sub-module. ISE FPGA or in the other developing a new
eb894854-c49f-4ba1-a258-411bc31cf6eb
- 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性
CPUNEW
- MODELSIM开发的模拟CPU,用VHDL语言描述,采用累加结构
freqtest_vhdl_quartus
- 用VHDL语言设计的频率计,经过验证,没有问题
DCT
- 一种改进的一维DCT方案设计与实现,采用VHDL硬件语言描述,DCT以及IDCT
11
- 信道编码的实质是在信息码中增加一定数量的多余码元(称为监督码元),使它们满足一定的约束关系,这样,由信息码元和监督码元共同组成一个由信道传输的码字。一旦传输过程中发生错误,则信息码元和监督码元间的约束关系被破坏。在接收端按照既定的规则校验这种约束关系,从而达到发现和纠正错误的目的。它在数字通信方面得到了广泛的应用。本文将简要介绍信道编码原理及其应用,并详细介绍本次设计所用到的(7,4)汉明码的编码译码原理、DPSK调制解调的原理并在MAXPLUS II上用VHDL语言实现。
fir
- 线性相位FIR滤波器(17阶)的VHDL语言设计 功能很强大,很好用
Java
- 用Java语言编写的手机网络版象棋游戏,可适用于各大品牌手机制造-VHDL
29782187DE2_NIOS_Lite_12_flash
- 能够使VHDL语言下载到FLASH中,从而显示在LCD上-VHDL
pinlvji
- 数字频率计的使用源代码,方便学习和参考,有助于理解vhdl语言-The use of digital frequency meter source code to facilitate learning and reference, to help understand the vhdl language
suocunqi
- D锁存器VHDL语言描述。使能端有效时,Q《=D-D latch described in VHDL language. Enable effective end when, Q " = D
VHDL乘法器的设计
- 基于VHDL语言的乘法器的详细设计实验报告。
汽车转速eda VHDL语言
- 设计一个汽车速度表。车轮每转一圈会产生一个脉冲,每个脉冲代表1米的距离,根据单位时间的脉冲数可推算出汽车的速度。 要求:(1)模拟产生车轮运转产生的脉冲信号并对其计数,用按键选择脉冲信号的不同频率; (2)每隔10秒读取一次脉冲计数器,并据此计算车速; (3)用数码管显示车速,单位Km/h; (4)给出超速警告。
cordic计算ln函数
- 利用cordic算法编写的计算ln函数,VHDL语言,可提高精度