搜索资源列表
fpga时钟设计
- 无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操 作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将 导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可 分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上 述四种时钟类型的任意组合。-without the expense of discrete logic, programmable l
dclocke
- vhdl数字时钟设计 目的,原理仿真 源程序-vhdl digital clock designed, the principle source Simulation
DDSchipAD9852andapplication
- 摘 要 文章介绍了直接数字频率合成器(DDS)的组成及工作原理,描述了DDS芯片 AD9852的功能特性,同时给出了AD9852在本地同步时钟中的应用。 关键词 DDS AD9852 同步时钟
ThedirectlyprincipleofnumeralfrequencysynthesizerA
- 摘 要:AD9852是美国AD公司生产的新型直接数字频率合成器(DDS),是一种使用方便灵活、功能较强的芯片。这种商用集成芯片可用于本振合成回路,高精度时钟发生器等。介绍了AD9852的工作原理、功能及其在本机振荡器中的应用。
AD9852CompleteDDSandItsApplication
- 摘要:AD9852是美国ANALOGDEVICES公司生产的新型直接数字频率合成器(DDS),具有频率转换速度快(小于lt~s)、频谱纯度高、工作温度范围宽(一25℃~+85℃)、集成度高等特点,是一种使用方便灵活、功能较强的芯片。AD9852由带有48位相位累加的数控振荡器、可墒程参考时钟倍乘器、反向正弦滤波器、计数倍乘器、两个300MHz12住数模转换器、高速模拟比较器和接口逻辑组成。可用于本振合成回路,高精度时钟发生器和FSK//3PSK调制。文中介绍了AD9852的工作原理、引脚功能以厦
cdigitst
- 显示数字电子时钟的程序,看代码的仔细了我在里加了两条语句,使一静态文本有3D的效果而原来的代码是没有的:)