CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 开发工具 搜索资源 - 数字电路 设计

搜索资源列表

  1. UML参考手册--基本概念

    1下载:
  2. UML中的经典之作, 不是编程语言 工具可以提供 至各种编程语言的代码生成 以及可以从现有 的程序逆向构筑模型 不是用于定理证明的高度正式的语言 实际上有很多正式的语 言 但它们不易理解或不适用于多种用途 是通用性的建模语言 对于特定的领域 如 设计 .! 电路设计或基于规则的人工智能 更特定的语言和工具可能更加合适 是离散的建模语言 它不打算对如工程和物理的连续系统建模 是对诸如软件 硬件或数字逻辑的离散系统建模的通用语言 -UML classic works
  3. 所属分类:开发工具

    • 发布日期:2008-10-13
    • 文件大小:2.43mb
    • 提供者:陈成
  1. VHDLTEACH

    0下载:
  2. VHDL教程 VHDL与数字电路设计 使用手册-VHDL Guide VHDL and digital circuit design manual
  3. 所属分类:开发工具

    • 发布日期:2008-10-13
    • 文件大小:4.29mb
    • 提供者:20032211
  1. ElectronicTesting

    0下载:
  2. 数字存储器和混合信号超大规模集成电路 本书系统地介绍了数字、存储器和混合信号VLSI系统的测试和可测试性设计。该书是根据作者多年的科研成果和教学实践,结合国际上关注的最新研究热点并参考大量的文献撰写的。全书共分三个部分。第一部分是测试基础,介绍了测试基本概念、测试设备、测试经济学和故障模型。第二部分是测试方法,详细论述了组合和时序电路的测试生成、存储器测试、基于DSP和基于模块的模拟与混合信号测试、延迟测试和IDDQ测试等。第三部分是可测试性设计,包括扫描设计、BIST、边界扫描测试、模拟测
  3. 所属分类:开发工具

    • 发布日期:2008-10-13
    • 文件大小:31.63mb
    • 提供者:soctest
  1. 基于VHDL的DDS信号发生器

    0下载:
  2. 本设计是利用EDA技术设计的电路, 该信号发生器输出信号的频率范围为20Hz~20KHz,幅度的峰 峰值为0.3V~5V两路信号之间可实现0°~359°的相位差。侧重叙述了用FPGA来完成直接数字频率合成器(DDS)的设计
  3. 所属分类:编译

    • 发布日期:2011-05-04
    • 文件大小:363byte
    • 提供者:meimeisa1
搜珍网 www.dssz.com