CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - 并串转换

搜索资源列表

  1. VerilogHDL_p2s_s2p

    0下载:
  2. 在微型计算机系统中, CPU与外部的基本通信方式有两种,一种是并行通信即数据的各位同 时传送,其优点是传输速度较快,但数据有多少位就需要多少条传送线 而串行通信中数据一位一位顺序传 送,能节省传送线. 用Verilog HDL语言实现了串并、并串通信接口之间的转换
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:364.05kb
    • 提供者:陈东
  1. lunwen

    0下载:
  2. 本文论述了在整个无线收发系统中用软件的方法实现信道编译码系统的功能。实现了一种基于FPGA的信道编译码方法,并给出了VHDL语言的实现方法及仿真波形。信道编译码系统包括发射端的信道编码和接收端的信道译码两大部分。信道编码部分包括汉明编码、基带信号调制本次设计采用DPSK调制方式和并串转换连接模块。译码部分包括汉明译码、DPSK解调和链接模块。本系统的实现过程是:先通过软件编程实现各部分的功能模块,然后编程连接各模块,系统编译仿真通过以后载入FPGA(现场可编程门阵列) 芯片,验证结果。实验表明,
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:406.83kb
    • 提供者:赵冉
  1. 计算机端口介绍

    0下载:
  2. 相应的软件开发平台与硬件工具,并对ATmega128一些硬件接口在实际应用中的软/硬设计方法与技给出深入和细致的使用指南。 ... 转换器(8535)的使用,异、同步串口通信,软件DAA等;有的属于对传统程序的优化,如对简易键盘LED显示管理,精确定时及-corresponding software development platform and hardware tools, and hardware interface ATmega128 some of the practical app
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:10.77kb
    • 提供者:张欣
  1. javaNIO

    0下载:
  2. 一系列缓冲区类支撑起了 Java 2 平台标准版的新 I/O(NIO)包。这些类的数据容器形成了其它 NIO 操作(如套接字通道上的非阻塞读取)的基础。在本月的 Merlin 的魔力中,常驻 Java 编程专家 John Zukowski 展示了如何操作那些数据缓冲区来执行如读/写原语这样的任务以及如何使用内存映射文件。在以后的文章里,他将把这里所提到的概念扩展到套接字通道的使用。 Java 2 平台标准版(Java 2 Platform Standard Edition,J2SE)1.4 对
  3. 所属分类:文档资料

  1. STC12C5A60S2.pdf

    3下载:
  2. STC12C5A60S2/AD/PWM系列单片机是宏晶科技生产的单时钟/机器周期(1T)的单片机,是高速/低功耗/超强抗干扰的新一代8051单片机,指令代码完全兼容传统8051,但速度快8-12倍。内部集成MAX810专用复位电路,2路PWM,8路高速10位A/D转换(250K/S),针对电机控制,强干扰场合。 1.增强型8051 CPU,1T,单时钟/机器周期,指令代码完全兼容传统8051; 2.工作电压:STC12C5A60S2系列工作电压:5.5V-3.3V(5V单片机)STC12LE5A
  3. 所属分类:编程文档

    • 发布日期:2012-10-18
    • 文件大小:1.88mb
    • 提供者:howard_dai
  1. AT89C51

    0下载:
  2. 随着微电子技术的不断发展,微处理器芯片的集成程度越来越高,单片机已可以在一块芯片上同时集成CPU、存储器、定时器/计数器、并行和串行接口、看门狗、前置放大器、A/D转换器、D/A转换器等多种电路,这就很容易将计算机技术与测量控制技术结合,组成智能化测量控制系统。这种技术促使机器人技术也有了突飞猛进的发展,目前人们已经完全可以设计并制造出具有某些特殊功能的简易智能机器人。-With the continuous development of microelectronic technology,
  3. 所属分类:File Formats

    • 发布日期:2017-04-17
    • 文件大小:63.65kb
    • 提供者:林飞
  1. Form1

    0下载:
  2. 该程序实现GPS与计算机的串口通信,并进行GPS数据解析和坐标转换等功能。-The program realization of GPS and the computer' s serial letter and make GPS data parsing and coordinate conversion functions.
  3. 所属分类:software engineering

    • 发布日期:2017-04-03
    • 文件大小:2.36kb
    • 提供者:赵伟
  1. Verilog_HDL

    0下载:
  2. 在微型计算机系统中,CPU与外部的基本通信方式有两种,一种是并行通信即数据的各位同 时传送,其优点是传输速度较快,但数据有多少位就需要多少条传送线;而串行通信中数据一位一位顺序传 送,能节省传送线.用Vefilog HDL语言实现了串并、并串通信接口之间的转换-In the micro-computer systems, CPU basic communication with the outside there are two types of parallel data commun
  3. 所属分类:Document

    • 发布日期:2017-04-17
    • 文件大小:159.1kb
    • 提供者:王双
  1. chuanbing

    0下载:
  2. 串并转换器的verilog源代码带testbench文件-String and converter verilog testbench file with the source code
  3. 所属分类:Document

    • 发布日期:2017-04-06
    • 文件大小:777byte
    • 提供者:王双
  1. QDPSK

    0下载:
  2. qdpsk编码 以EDA进行编码,先进行串并转换 再转换编码-qdpsk encoding EDA encoded string and convert another first for transcoding
  3. 所属分类:Communication

    • 发布日期:2017-03-29
    • 文件大小:3.65kb
    • 提供者:李龙
  1. SHT_C

    0下载:
  2. 数字温湿度传感器,一款高度集成的温湿度传感器芯 片, 提供全标定的数字输出。它采用专利的 CMOSens® 技术,确保产品具有极高的可靠性与卓 越的长期稳定性。传感器包括一个电容性聚合体测湿 敏感元件、一个用能隙材料制成的测温元件,并在同 一芯片上,与14 位的A/D 转换器以及串行接口电路 实现无缝连接。-Digital temperature and humidity sensors, a highly integrated temperature and hu
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:98.41kb
    • 提供者:李辉
  1. MSP430F149

    0下载:
  2. 德州仪器的 MSP430系列是一种超低功耗微控制器系列,由针对各种不同应用模块组合特性的多种型号组 成.微控制器可设计成使用电池长时间工作.由于其16 位的体系结构,16 位的 CPU 集成寄存器和常数发生器, 可使 MSP430实现了最大化的代码效率。数字控制振荡器使所有低功率模式唤醒到运行模式小于6us 的唤醒时间。 MSP430x13x和MSP430x14x系列是有两个内置16 位定时器,一个快速12 位A/D 转换器,一或两个通用串 行同步/异步通信接口(USART)
  3. 所属分类:Project Design

    • 发布日期:2017-04-04
    • 文件大小:172.49kb
    • 提供者:static_gao
  1. ds18b20

    0下载:
  2. 数字温度计是一种将模拟温度数据转化成数字温度数据并加以显示的系统。由传感器测得模拟温度数值,并将其转化为数字信号,通过串行通信的方法将数据传送给单片机,并由单片机处理后显示。 本设计采用ATmega16为控制部件,用1602液晶显示方式来显示所测的温度值,温度值的最小精确度为0.1℃,基本上满足一般的要求。温度传感器采用DS18B20,其传感器为数字输出,所以不需要进行模数转化直接由单片机控制读取温度值,这样大大减少了硬件的成本。 每次测温由单片机向测温传感器发出特定脉冲,测温传感器
  3. 所属分类:Project Design

    • 发布日期:2016-01-27
    • 文件大小:768kb
    • 提供者:张曹
  1. verilog-uart

    1下载:
  2. UART(Universal Asynchronous Receiver Transmitter,通用异步收发器)是广泛使用的异步串行数据通信协议。下面首先介绍UART硬件接口及电平转换电路,分析UART的传输时序并利用Verilog HDL语言进行建模与仿真,最后通过开发板与PC相连进行RS-232通信来测试UART收发器的正确性。-UART (Universal Asynchronous Receiver Transmitter, Universal Asynchronous Receive
  3. 所属分类:Software Testing

    • 发布日期:2016-11-15
    • 文件大小:115kb
    • 提供者:李科
  1. MODBUS

    0下载:
  2. C#写了一款上位机监控软件,基于MODBUS RTU协议。 软件的基本结构: 采用定时器(Timer控件)为时间片。 串口采用serialPort1_DataReceived中断接收,并进行MODBUS格式判断。 把正确接收的数据取出,转换为有特定的结构体中。 数据通过时间片实时刷新。 MODBUS协议-C# write a PC monitoring software, based MODBUS RTU protocol. The basic structu
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:17.8kb
    • 提供者:pengjian
  1. turbo_encode

    0下载:
  2. 移动通信技术中信道编码的并串转换的Verilog hdl 实现-Channel coding of mobile communication technology and the string conversion of Verilog hdl realization
  3. 所属分类:software engineering

    • 发布日期:2017-04-03
    • 文件大小:1.59kb
    • 提供者:杜欧鸥
  1. zhen1

    0下载:
  2. 本文设计的数字分接器是由帧同步提取模块、位同步提取模块、帧同步移位和时序信号恢复模块、分路器模块、串/并转换电路模块五部分组成-Digital tapping machine is designed in this paper by the frame synchronization extraction module, a synchronous extraction module, the displacement of frame synchronization and timing si
  3. 所属分类:software engineering

    • 发布日期:2017-03-27
    • 文件大小:512.13kb
    • 提供者:訚鹏
  1. a-design-of-8b_10bSerDes

    1下载:
  2. 。论文首先给出了8b/10bSerDes的系 统结构,将其分为发送端和接收端两个部分,然后按照功能的不同,对电路进 行了模块划分,并且设计了其中的4个主要模块.8b/10b编码模块、8b/10b解码 模块、10:1并串转换模块和1:10串并转换模块。-A Design of 8b/1 0bSerDes
  3. 所属分类:Development Research

    • 发布日期:2017-05-14
    • 文件大小:3.03mb
    • 提供者:梧桐雨
  1. decoder-SerDes

    0下载:
  2. 介绍了8b/10b SerDes 中数字模块的设计和验证,这些数字模块 包括:8b/10b 编解码器、Comma 检测器和串并/并串转换电路。-This article introduces theories and applications of four types of SerDes architecture, and establishes the design of 8b/10b SerDes interface circuit through a top-down des
  3. 所属分类:Document

    • 发布日期:2017-05-07
    • 文件大小:1.17mb
    • 提供者:梧桐雨
  1. Three-phase-smart-meter-design

    0下载:
  2. 充分地利用了DSP强大的信号处理能力和现代数值分析方法。 设计了电能表前端采样及计量模块的硬件,以及一套符合国标GB/T 17883-1999的 0.2S 级精度要求的算法,同时扩展了谐波分析功能。系统概述为:三相电压、电流 AD 采样,采样数据通过串口送至处理器(DSP),由 DSP 对采样数据作电参数计 量和谐波分析,处理结果通过定制 LCD 显示,并通过脉冲口发出有功、无功校 表脉冲。DSP 采用 ADI 公司的 BLACKFIN531-16 位定点芯片,最高处理能力可
  3. 所属分类:software engineering

    • 发布日期:2017-05-03
    • 文件大小:665.47kb
    • 提供者:jz
« 12 »
搜珍网 www.dssz.com