搜索资源列表
SDRAM 的原理和时序
- 、 数据输出(读) 在选定列地址后,就已经确定了具体的存储单元,剩下的事情就是数据通过数据 I/O通道 (DQ)输出到内存总线上了。但是在 CAS 发出之后,仍要经过一定的时间才能有数据输出, 从 CAS与读取命令发出到第一笔数据输出的这段时间,被定义为 CL(CAS Latency,CAS潜 伏期)。由于 CL只在读取时出现,所以 CL又被称为读取潜伏期(RL,Read Latency)。CL 的单位与 tRCD一样,为时钟周期数,具体耗时由时钟频率决定。
chengxudaima
- STM32控制板(自己设计的),主要实现的功能包括:GPS数据获取,LED显示,开关中断,数码管,USB(采用串口RS232协议,电路中设计了相应转换),霍尔传感器输入,SPI存储,FLASH扩展,继电器和实时时钟等功能的具体代码。通过编写具体的库,给大家做一个参考(注:都是底层的代码,库文件编写,针对电路的) 不含上位机部分-STM32 control board (own design), the main features include: GPS data acquisition, LE
Traffic-controller-design
- 本文设计的交通控制器设计属于小型智能自动化控制系统。利用单片机进行控制,实时时钟芯片进行记时,外加掉电存储电路和显示电路,可实现数码的显示和声音报警。-The traffic controller designed in this paper is a small intelligent automation control system. The use of single-chip control, real-time clock chip clock, plus off electrici