搜索资源列表
pinlvji
- 这是一个基于FPGA的频率计和相位计的设计方案-This is an FPGA-based Cymometer and design phase of the program
phase
- 设计了一基于现场可编程门阵列(FPGA)的低频数字式相位测量仪。该测量仪包括数字式移相信号发生器和相位测量仪两部分,分别完成移相信号的发生及其频率、相位差的预置及数字显示、发生信号的移相以及移相后信号相位差和频率的测量与显示几个功能。其中数字式移相信号发生器可以产生预置频率的正弦信号,也可产生预置相位差的两路同频正弦信号,并能显示预置频率或相位差值;相位测量仪能测量移相信号的频率、相位差的测量和显示。两个部分均采用基于FPGA的数字技术实现,使得该系统具有抗干扰能力强, 可靠性好等优点。
dianzishejidasai
- 2003年全国电子设计大赛课题分析,包括简易频率计,相位测量仪等。
ACarrierTrackingAlgorithmBasedOnFPLL
- 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大的动态范围和噪声干扰的应用环境;同时,其鉴频鉴相算法表达式简单,易于用可编程数字器件实现。
逆变电源设计
- 电路分为两部分,笫一部分为DC/DC转换电路,芯片采用SG3525集成电路,作为前级MOS管的PWM控制输出,直流输出采用负反馈控制,来保证直流110V输出电压的稳定。 笫二部分为DC/AC转换电路,电路采用单片机控制,采用的微处理器型号为EM78P156,由其I/O口输出一对相位相反的控制脉冲信号(频率为50Hz/60Hz),在输出为正半周的时间内,输出信号以SPWM信号驱动的方式提供给逆变器中的功率开关管,控制输出功率开关管的导通与截止,从而输出幅值为110V的正弦波电压。
变采样率全数字相位载波解调技术
- 基于相位载波( PGC , Phase Generated Carrier) 解调各环节的信号频率范围,提出变采样率解调方案,解决高采样频率下的实时全数字PGC 解调问题.
基于DPT的非线性调频信号参数估计
- 将非线性调频(NLFM)信号建模为高阶多项式相位信号(PPS)模型, 采用由低阶离散多项式变换(DPT)到高阶DPT的逆向定阶方法确定模型阶数, 并在此基础上, 给出一种正弦调频信号(SFM)的DPT参数估计算法, 可以实现对载波频率、调制频率及调频系数的估计。该算法不受调频系数范围的限制, 核心环节为延时相关和FFT。
DDS.rar
- 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 文中介绍了DDS的基本原理,对DDS的质谱及其散杂抑制进行了分析。程序设计采用超高速硬件描述语言VHDL描述DDS,在此基础上设计了正弦波、三角波、方波等信号
DDS
- VHDL实现谐波检测信号发生的DDS. 同时发出正弦波,三角波,正弦波2倍频后的方波。波形频率相位可调。-VHDL implementation of harmonic detection signal of the DDS. Also issued a sine wave, triangle wave, sine wave, after square-wave frequency 2. Phase adjustable frequency waveform.
DVB
- 通过分析8PSK 调制方式的载波恢复、定时恢复算法, 提出了一种适用于新一代数字卫星电视标准DVB S2 的全数字解调算法, 改进了相位频率检测( PFD) 算法以适合于8PSK 解调. 载波恢复采用频率检测( FD) 和相位频率 检测相结合的结构, 跟踪范围超过1 倍符号率. 采用Gardner TED 算法进行定时恢复.-By analyzing the 8PSK modulation carrier recovery, timing recovery algori
23
- 能用单片机控制DDS芯片实现对输出信号频率/相位的调节,并具有调频、点频、扫频等工作模式,并可以通过液晶显示 -DDS chip can be used to achieve single-chip control of the output signal frequency/phase adjustment, and has FM, point frequency sweep mode, etc., and can be liquid crystal display
WaveformGenerator
- 波形发生器设计与总结报告 摘 要:本设计是基于信号发生芯片MAX038的多功能波形发生器。由MAX038、D\A转换,MAX414运算放大器、LCD12864显示、单片机以及外围电路构成的多波形发生器。利用MAX038产生正弦波、三角波、锯齿波、方波的波形,单片机通过D\A转换对MAX038的控制,从而实现频率和占空比的步进调控,在1Hz~2.4MHz内产生任意正弦波、三角波、锯齿波和方波。 采用MAX414和TLC549构成信号放大采样电路,用液晶模块LCD12864可实现实时显示波
code
- 基于MCS-51单片机调频调相信号发生器 功能:A路能产生2~200HZ/分钟频率可调 @ B路能产生同A路相位滞后0~180读可调 @ 可以键盘设定频率和相位 @ 可以显示频率和相位 -Based on MCS-51 single-chip FM phase modulation signal generator function: A road can have 2 ~ 200HZ/minute frequency adjustable @ B road A road c
FPGA
- 为了满足科研与实验需要,提出并实现了一种以FPGA和高速D/A为核心,其结构简单,控制灵活,信号质量高的多功能信号源生成系统。该信号源生成系统能够实时产生中心频率在30~130 MHz的各种雷达、通信、导航和白噪声等信号,且产生的各种信号频率、幅度、相位和其他参数均可控。信号源作为基带信号单元配以混频模块,可实现在任意频段的信号。另外,该信号源还可以作为一个通用平台,通过FPGA内部程序的更新来实现其他复杂信号。-This paper presents and makes a multi-fun
AD9851
- 采用AD9851产生DDS信号。通过改变频率及相位控制字来对输出频率进行改变,输出信号频率及相位稳定度高。-AD9851
DDS1
- 直接数字频率合成器(Direct Digital synthesizer)是从相位概念出发直接合成所需波形的一种频率合成技术。一个直接数字频率合成器由相位累加器、加法器、波形存储ROM、D/A转换器和低通滤波器(LPF)构成-Direct digital frequency synthesizer (Direct Digital synthesizer) is the concept of direct synthesis from the requirements phase of a wav
12
- 函数发生器的设计,是基于FPGA。本设计的频率、相位和幅度都是可读的,而且是可控制的-Function generator design is based on the FPGA. The design of frequency, phase and amplitude are readable, but can be controlled
shuzixinhao
- 本信号发生器依据直接数字频率合成原理合成信号,采用自行设计复杂可 编程逻辑器件的方案实现频率合成,扩展数据存储器存储波形的量化幅值(波形数 据),在单片机的控制与协调下输出频率和相位可调的信号波形.该信号发生器可产生 任意波形,成本低、体积小、使用方便.-The signal generator based on principles of direct digital frequency synthesis synthesized signal, using complex pro
Coriolis
- 数字驱动由于其控制算法的灵活性可以有效地提高科氏质量流量计的工作性能。针对数字驱动的启振问题,本文基于模型分析和实验仿真,提出了正负阶跃交替激励启振方法。该方法通过跟踪检测传感器自激输出信号相位进行正负阶跃交替激励,使流量管的振动幅值持续、可靠地快速增大,进而结合非线性幅值控制算法和频率估计,可使流量管启振时间大幅度地缩短,克服了传统启振方法的局限性。-Digital drive control algorithm because of its flexibility can improve t
ch3
- 第3章 离散系统结构 109 3.1 离散系统结构的基本原理 109 3.1.1 离散系统结构的分类 109 3.1.2 离散系统结构的基本组成 109 3.2 IIR系统结构及MATLAB实现 110 3.2.1 直接I型 111 3.2.2 直接II型 111 3.2.3 级联型 113 3.2.4 并联型 118 3.3 FIR系统结构及MATLAB实现 122 3.3.1 直接型 123 3.3.2 级联型 123 3.3.3 线性相位型