CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - 等精度 测频

搜索资源列表

  1. VHDL5

    0下载:
  2. 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
  3. 所属分类:Project Design

    • 发布日期:2017-04-25
    • 文件大小:116.57kb
    • 提供者:张林锋
  1. CPLD

    0下载:
  2. 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:188.32kb
    • 提供者:张林锋
  1. VHDL

    0下载:
  2. 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
  3. 所属分类:Project Design

    • 发布日期:2017-04-25
    • 文件大小:215.46kb
    • 提供者:张林锋
  1. Based-on-SPCE061A-counter

    0下载:
  2. 计数器基于凌阳SPCE061A微处理器设计,对高频信号采用测频法,提高精度,对低频信号采用测周法,可最大限度减小误差。能够接收函数信号发生器产生的信号,实现周期测量和时间间隔测量。可记忆10个测量的历史数据,实现语音报数功能且能够显示温度等多种功能。本系统经实验调试,较好地实现了预定的功能,由于采用了凌阳单片机控制,系统可靠性和性价比较高。- The designed counter adopts Sunplus SPCE061A MCU,uses frequency measurement f
  3. 所属分类:Project Design

    • 发布日期:2017-04-07
    • 文件大小:52.87kb
    • 提供者:kangxinlong
  1. cepin.tar

    0下载:
  2. 这是我自己用FPGA做过的等精度测频的主体思路,包括主要代码,没有数码管显示部分。肯定能用。-This is done for my own use FPGA and other precision frequency measurement of the main ideas, including the main code, there is no digital display section. Certainly can.
  3. 所属分类:Communication

    • 发布日期:2017-11-28
    • 文件大小:27.25kb
    • 提供者:胡刚
  1. 123

    0下载:
  2. 1、 等精度数字频率/相位测试仪是电子通信电路测试设计常需要的一种工具。设计的指标包括,测量频率的范围:(0.1Hz-100MHz),测量精度:測频全域不大于百万分之一。具有脉宽测试功能,相位测试功能。系统的组成框图如下所示,TCLK为待测的信号,BCLK为系统的时钟。其主控制结构如图測频原理所示,采用高速的系统时钟BCLK对待测信号时钟TCLK进行计数,然后计算出一个周期的平均值,最后输出高8位数据。-1, and other precision digital frequency/phase
  3. 所属分类:Software Testing

    • 发布日期:2017-04-13
    • 文件大小:1.74kb
    • 提供者:yelei
  1. kese0

    0下载:
  2. 频率计等精度测量测频测周期测相位 运用Verilog语句 在FPGA(asdsssfdfsdffjtfjtjrtrt)
  3. 所属分类:文章/文档

    • 发布日期:2018-01-03
    • 文件大小:12.63mb
    • 提供者:Cupids
搜珍网 www.dssz.com