搜索资源列表
Design_of_EMC_for_PCB
- :高速混合PCB 的电磁兼容性设计首要解决合理安排布局布线和接地问题。分析基频和高频谐波、信号上 升或下降速率,电路的等效分布参数,传导耦合、辐射耦合和不匹配线的辐射、串音干扰等。根据板层、电源平面、 时钟电路和高频电路的布线原则进行布局布线。接地选择单点或多点接地。
20100711215057
- 本设计文档中所包含测试情况下, 单天线和双天线时各模块输出的结果数据。 测试条件: 一个分组数 所得结果: 1) CRCA校验模块result.DAT 2) CRC码块分隔模块result.DAT 3) turbo编码模块result.DAT 4) 速率匹配模块result.DAT 5) 级联模块result.DAT 6) 加扰模块result.DAT 7)
Short-duration-power_CS
- 根据压缩传感(Compressed Sensing,cs)N论,首次提出了短时电能质量扰动信号的压缩采样方法,该方法突破了奈奎斯特采样频率的限制,实现了低于奈奎斯特采样频率的低速率采样。文中对比分析了CS理论与传统采样理论,研究了cS短时电能质量信号压缩采样的实现方法,包括:测量矩阵的构建、稀疏基的选取和电能质量信号快速贝叶斯匹配追踪重构算法(FBMP)-Compressed sensing ( Compressed Sensing , cs ) N theory , first propose
ht_fifo
- fifo 读写代码,能够进行速率匹配,很好的源代码-verilog hdl
DDC-and-Decimation-
- 数字采样及数字下变频技术是研究软件无线电接收机的重要内容之一。其中针对多种速率信号的采样,对 可变的信号符号率与固定的系统采样率进行实时匹配问题,是研究多速率信号数字化所遇到的难点问题之一。文中通过抽 取和内插技术的组合解决了这一问题。并在此基础上着重研究了高速抽取和内插的多项滤波结构,为数据率的快速匹配奠 定了基础。-Digital sampling and digital downconversion technology is an important part of rese
LPC800_um
- LPC800用户手册,内含详细寄存器介绍与使用。 LPC800 是基于ARM Cortex-M0+ 的低成本32 位MCU 系列产品,工作时CPU 频率高达 30 MHz。LPC800 支持最高16 kB 的闪存和4 kB 的SRAM。 LPC800 的外设包括:一个CRC 引擎、一个I2C 总线接口、多达三个USART、多达两个 SPI 接口、一个多速率定时器、自唤醒定时器、状态可配置定时器、一个比较器、采用开关 矩阵的功能可配置I/O 端口、一个输入模式匹配引擎和多
速率匹配
- 这个压缩包包含速率匹配和解速率匹配部分的C++源代码,速配匹配是LTE技术中对信道编码进行turbo编码之前很重要的一个处理技术