搜索资源列表
VHDL-ALARM
- 要求设计一个带闹钟功能的24小时计时器 它包括以下几个组成部分: ① 显示屏:4个七段数码管显示当前时间(时:分)或设置的闹钟时间;一个发光二极管以1HZ的频率跳动,用于显示秒; ② 按键key1,用于设置调时还是调分; ③ 按键key2,用于输入新的时间或新的闹钟时间,每按下一次,时或分加1; ④ TIME(时间)键,用于确定新的时间设置; ⑤ ALARM(闹钟)键,用于确定新的闹钟时间设置,或显示已设置的闹钟时间; ⑥ 扬声器,在当前时钟时间与
VHDL-traffic-light
- 交通信号控制器VHDL设计 1、设计一个南北方向为主干道,东西方向为支干道的; 2、选择一个标准时钟发生电路,为电路提供一个标准1HZ信号; 3、(1)交通灯从绿变红时,有5秒黄灯亮的间隔时间; (2)交通灯红变绿是直接进行的,没有间隔时间; (3)主干道上的绿灯时间为50秒,支干道的绿灯时间为30秒; -Traffic signal controller VHDL design
123
- 1、 等精度数字频率/相位测试仪是电子通信电路测试设计常需要的一种工具。设计的指标包括,测量频率的范围:(0.1Hz-100MHz),测量精度:測频全域不大于百万分之一。具有脉宽测试功能,相位测试功能。系统的组成框图如下所示,TCLK为待测的信号,BCLK为系统的时钟。其主控制结构如图測频原理所示,采用高速的系统时钟BCLK对待测信号时钟TCLK进行计数,然后计算出一个周期的平均值,最后输出高8位数据。-1, and other precision digital frequency/phase
Simple-digital-clock-design
- 简单数字钟应该具有显示时-分-秒的功能。首先要知道钟表的工作机理,整个钟表的工作应该是在1Hz信号的作用下进行,这样每来一个时钟信号,秒增加1秒,当秒从59秒跳转到00秒时,分钟增加1分,同时当分钟从59分跳转。-It should have a simple digital clock display- minutes- seconds function. We must first know the working mechanism of clocks, watches the entir