搜索资源列表
dianzishizhong
- 题目:电子时钟的设计 一、实验目的: 1. 掌握多位计数器相连的设计方法。 2. 掌握十进制、六十进制、二十四进制计数器的设计方法。 3. 继续巩固多位数码管的驱动及编码。 4. 掌握扬声器的驱动 5. 掌握EPLD技术的层次化设计方法 二、实验要求: 1.用时、分、秒计数显示功能,以24小时循环计时。 2.具用清零,调节小时、分钟功能。 3.具用整点报时功能。
Counter
- 所谓24进制计数器,要在数码管上直观的显示0,1…..22,23等数,再归零-The so-called binary counter 24 to the digital control on the visual display 0,1 ... .. 22,23 and a few, then zero
18073609
- 利用两片74160制成的24/12进制计数器,可以作为数字钟的一部分-Made use of two 74 160 24/12 binary counter, digital clock can be used as part of
cny24
- 24进制加法计数器适用于vhdl和quartus-24 binary adder vhdl counter applied and quartus
Digital-clock
- 实现数字钟的功能1. 时钟模块:由555振荡器提供时钟,经分频对计数器提供计数时钟信号; 2. 秒钟模块:对秒进行60进制循环计数,并向分钟产生进位,同时具有调分功能; 3. 分钟模块:对分进行60进制循环计数,并向小时产生进位,同时具有调时功能; 4. 小时模块:对小时进行24进制循环计数; 5. 报时模块:在整点时报警,持续约1秒钟; 6. 闹钟模块:在所设定的点进行闹铃,持续1分钟,可以中断; 7. 年月日模块:可以正常地显示年月日。 -To realize t