搜索资源列表
EP2C5_SCH
- Cyclone II EP2C5实验开发板原理图PDF文件-Cyclone II development board EP2C5 experimental diagram PDF files
Altera-Cyclone-II
- \ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Altera Cyclone II(PCB/sch.lib)-ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Altera Cyclone II(PCB/sch.lib)
cyc2_cii5v1_01
- cyclone ii 硬件手册 需要的请下载,很好-cyclone ii hardware
cyclone_ii_byteblaster
- cyclone ii EP2C8做的BYTEBLASTER ,电路图,PCB图.完美推荐-cyclone ii EP2C8 do BYTEBLASTER, circuit diagrams, PCB Fig. recommend the perfect
rf_wxtx
- 详细阐述了基于FPGA的RF无线通信技术的原理及硬件设计. 从系统的角度提出RF无线通信的完整设计方案,给出了基于Cyclone II芯片的Nios II的RF无线通信模块框图. 实验结果表明,采用ALTERA的Cyclone II芯片设计实现RF无线通信具有明显优势.-Detailed FPGA-based RF wireless communication technology theory and hardware design. From a system point of view p
DAB_encoder
- 数字音频广播(DAB)是继调幅(AM)、调频(FM)广播之后的第三代广播。与现行广播相比,DAB具有音质好(CD质量)、可实现多媒体及高速移动接收、可加密、发射功率小、覆盖面积大、频谱利用率高、抗干扰能力强等优点。DAB传送的业务可以是多种多样的,除了普通的音频节目,它也可以传送任何形式的其它数据,比如文字、静止图像或活动影音。因此,人们也称DAB为数字多媒体广播(DMB)。 本文主要介绍了基于PC和Cyclone II EP2C20F484C7的FPAG上实现DAB发射系统编码器的软硬件
EP2C35_PCI
- 文章描述了FPGA的CYCLONE II系列芯片的PCI的最小系统的相关参考资料,对于初学者有很大的帮助!-Article describes the CYCLONE II family of FPGA-chip PCI-minimum system-related references, very helpful for beginners!
Altera-Cyclone-III
- \ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Altera Cyclone IiI(sch).lib
Altera-Cyclone1
- ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Altera Cyclone1(PCB/sch.lib)
Altera-EPC-Configuration-Device
- ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Configuration Device(PCB/sch.lib)
Altera-EPCS-Configuration-Device
- ALTERA CPLD\Protel99库_ALTERA\Altera Cyclone II\Configuration Device2(PCB/sch.lib)
FPGAhandbook
- FPGA黑金开发板用户手册(包括引脚编码适用于Cyclone II)-The descr iption of FPGA handbook by HEIJIN
ep2c5
- altera 公司提供的 Pin Information for EP2C5-Pin Information for the Cyclone II EP2C5 Device
june2010_1
- 一种新型SOPC自动指纹识别系统设计,:本文设计了一种基于SOPC的新型结构的自动指纹识别系统。通过对指纹处理整体流程的选择和优化,把耗时较多的指纹预处理部分整体硬件化,耗时较少的匹配部分软件化,使得系统处理速度有了显著提高,1.5s内可以完成一幅指纹图像的预处理,3s内可以完成一幅指纹图像的比对。本设计使用Quartus II软件完成了系统模块设计及仿真,使用NiosⅡ IDE软件完成了软件代码的实现,并在以Altera 公司的Cyclone II FPGA芯片为核心的DE2开发板上实现了整个
mar2010
- 基于FPGA的单精度浮点数乘法器设计,本文设计了一个基于FPGA的单精度浮点数乘法器。乘法器为五级流水线结构。设计中采用了改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,减少了部分积的数目,缩短了部分积累加的耗时;提出了对尾数定点乘法运算中Wallace树产生的2个伪和采用部分相加的处理方式,有效地提高了的运算速度;并且加入了对特殊值的处理模块,完善了乘法器的功能。单精度浮点数乘法器在Altera DE2开发板上进行了验证,其在Cyclone II EP2C35F672C6器
Develop-a-Verilog-module-for-a-2
- 基于QUARTUS9.1 的 程序 例程用于 CYCLONE II ep2c5t144 开发板测试-guangyuQUARTUS de licheng yongyuceshi CYCLONE II ep2c5t144 board
Quartus-IIdevelop-envrionment-intro
- 本介绍时针对康芯实验箱,对于DE2开发板只需要做相应的调整(如芯片的选择改为Cyclone II EP2C35F672C),大部分操作是一致的。-Kang core experimental box when the introduction DE2 board only need to be adjusted accordingly (such as chips choose instead the Cyclone II EP2C35F672C), most of the action is
yinpinxinhaofenxiyi1233412
- 基于Altera Cyclone II 系列FPGA嵌入高性能的嵌入式IP核(Nios)处理器软核的基于FFT的音频信号分析仪-Based on Altera Cyclone II series FPGA embedded high-performance embedded IP core (Nios) soft core processor FFT-based audio signal analyzer
AES-FPGA
- 本文介绍了AES加密算法通过不同的功能结构的FPGA实现,语言背景为VHDL-This paper details Implementation of the Encryption algorithm AES under VHDL language In FPGA by using different architecture of mixcolumn. We then review this research investigates the AES algorithm in FPGA
EasyGX_V1.0_SCH
- EasyGX Cyclone® IV GX电路原理图,包括基于FPGA的PCI Express和10/100/1000M以太网接口相关电路。-The EasyGX Cyclone® IV GX development kit is especially suitable for develop and test PCI Express and 10/100/1000M Ethernet interface, including NIOS II embedded CPU and