CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - computer FPGA

搜索资源列表

  1. fftfpga

    0下载:
  2. 采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,可以广泛地应用于数字信号处理的各个领域。-time selected by using the in-situ-4 algorithm and coordinate rotation digital computer (CO
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:381.27kb
    • 提供者:yaoming
  1. AlteraArticleContestPapers

    0下载:
  2. 本源码为Altera中国大学生电子设计文章竞赛的历届获奖论文汇编,内容主题涵盖如下4个方面: PLD在通讯、消费类、计算机和工业控制方面的应用 Altera器件、Quartus® II 软件的设计和优化技术 Altera FPGA在数字信号处理中的应用 Nios® II 软处理器在各领域的应用 获奖作品均是是参赛者独立设计的未曾公开发表过的原创性作品,在作品原创性和特色性 、实用性(结合当前的热点应用) 和作品
  3. 所属分类:Project Design

    • 发布日期:2017-06-17
    • 文件大小:25.54mb
    • 提供者:成逛
  1. ONEANDTWODIMENSIONALORDERSTATISTICFILTERDESIGN.ra

    0下载:
  2. The FPGA design for both one- and two-dimensional order statistic filters is developed based on an efficient approach for implementing such filters in binary domain. The order statistic filters are configurable so that different order statistic
  3. 所属分类:Project Design

    • 发布日期:2017-04-06
    • 文件大小:342.05kb
    • 提供者:rakesh
  1. AReconfigurableFIRFilterSystemBasedonFPGA

    1下载:
  2. 本文将FPGA的快速性和计算机的灵活性通过USB2.0总线有机地结合起来,设计了一个基于FPGA的可调参数FIR滤波系统。此系统由计算机根据各种滤波器指标计算出滤波参数,通过USB2.0对FPGA芯片内部的FIR多阶滤波器进行参数配置,实现数字滤波器参数可调;配置后的FPGA滤波单元完成对A/D采集的信号进行滤波运算,滤波后的数据经过缓存后通过USB2.0总线传输至计算机进行显示、分析和储存等进一步处理。在系统中采用有限状态机对FPGA参数配置模式和滤波模式进行切换,保证了系统的有序运行。-In
  3. 所属分类:Project Design

    • 发布日期:2017-05-21
    • 文件大小:6.08mb
    • 提供者:mabeibei
  1. FPGAdeguangshanjiancejishu

    0下载:
  2. 本文档设计了1光栅位移传感器信号的接收、光栅位移传感器信号的整形及电平转换电路设计,用Verilog HDL描述了锁相倍频细分和零位信号处理电路。利用FPGA实现光栅位移系统与上位机接口的电路原理框图-This document designed a grating displacement sensor signal reception, grating displacement sensor signal shaping and level conversion circuit design
  3. 所属分类:Project Design

    • 发布日期:2017-05-03
    • 文件大小:1.27mb
    • 提供者:于小微
  1. bishe

    0下载:
  2. RISC_CPU的设计不仅简化了指令系统,而且还通过简化指令系统使计算机的结构更加简单合理,从而提高了运算速度。本设计以硬件描述语言代码形式存在可与任何综合库、工艺库以及FPGA结合开发出用户需要的固核和硬核,可读性好,易于扩展使用。-RISC_CPU not only simplifies the design of instruction, but instruction by simplifying the structure of the computer is more simple
  3. 所属分类:Document

    • 发布日期:2017-04-10
    • 文件大小:1.39mb
    • 提供者:吴俊杰
  1. cpci_64adc_v5

    0下载:
  2. 4ad级联实现上位机通信,实现通过pc读写fpga,fpga通过连接ad部分转换信号-4ad cascade host computer communication
  3. 所属分类:Communication

    • 发布日期:2017-03-31
    • 文件大小:6.36kb
    • 提供者:xulu
  1. VGA.VESA.guidelines

    0下载:
  2. VGA,VESA各分辨率下的时序说明,用于单片机、FPGA等可编程逻辑器开发参考-VESA and Industry Standards and Guidelines for Computer Display Monitor Timing (DMT)
  3. 所属分类:Communication

    • 发布日期:2017-05-03
    • 文件大小:926.72kb
    • 提供者:Jack
搜珍网 www.dssz.com