搜索资源列表
cpldtodds
- dds信号发生器程序设计,框图,基于CPLD控制的DDS数字频率合成器设计-dds signal generator program design, block diagram, the CPLD based on DDS Digital Frequency Synthesizer Design
eeDDS
- EDA实验本科论文,对学习电子工程专业的学生有很大帮助,是关于直接数字频率合成器的-EDA experimental undergraduate thesis on the study of electronic engineering students to be of great help. of direct digital frequency synthesis of
DJDPLV_LWB
- 利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计,不但具有较高的测量精度,而且其测量精度不会随着被测信号频率的降低而下降。为了实现对任意信号进行频率测量,在前端输入加整形电路即可。-use ultra-high-speed Hardware Descr iption Language (VHDL) in field programmable logic gate array (FPGA) series The way to achieve su
ddsbyvhdl
- 摘要:介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序-Abstract : Based on the CPLD and direct digital frequency synthesis (DDS) of a three-phase multi-function waveform Generator to the basic principles and on this basi
jianyi.rar
- 简易数字频率计--描述了97年电子设计大赛中B题的一些思路和方法。,Simple digital frequency meter- 97 describes the Electronic Design Competition B title in a number of ideas and methods.
DDS.rar
- 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 文中介绍了DDS的基本原理,对DDS的质谱及其散杂抑制进行了分析。程序设计采用超高速硬件描述语言VHDL描述DDS,在此基础上设计了正弦波、三角波、方波等信号
AudioWatermarking
- 基于听觉频率掩蔽效应的音频数字水印算法和一种基于人耳掩蔽效应的DCT域音频水印-Auditory masking effect on the frequency of the audio digital watermarking algorithm based on the human ear and a masking effect of the DCT-domain audio watermarking
EDA111
- 简单数字频率计设计要求、、、、 及一些说明-Simple digital frequency meter design requirements, and some notes
VHDL
- 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
DDS-baseddesignofthesinusoidalsignalgenerator
- 本设计采用AT89552单片机,辅以必要的模拟电路,实现了一个基于直接数字频率合成技术(DDS)的正弦谊号发生器。设计中采用DDS芯片AD9850产生频率1KHZ~10MHZ范围内正弦波,采用功放AD811控制输出电压幅度, 由单片机AT89S52控制调节步进频率1HZ。在此基础上,用模拟乘法器MC1496实现了正弦调制信号频率为1KHZ的模拟相度调制信号;用FPGA芯片产生二进制NRZ码,与AD9850结合实现相移键控PSK、幅移键控ASK、频移镇键FSK。-AT89552 the singl
digital_frequency_meter
- 数字频率计详解,从设计思路,设计方案的比较到软件编程框图,极尽详细。-Detailed digital frequency meter, from design ideas, design diagram compared to software programming, highly detailed.
frequency-testing
- 简易数字频率计设计报告,MSP430实现各不同等级的频率测试,并在液晶屏上显示-Simple digital frequency meter design report, the MSP430 to the frequency of testing of different levels, and displayed on the LCD screen
FPGA-based-frequency-counter
- 文章主要介绍了使用VHDL实现数字频率计的功能,其中包含了各部件的VHDL语言描述,仿真和大致硬件框图,对于初学EDA者大有帮助。-The article introduces the VHDL realization of the functionality of the digital frequency meter, which contains the hardware block diagram of the various components of the VHDL languag
digital-frequency
- 此文档详细描述基于FPGA的数字频率计的设计过程-This document describes in detail the design process of FPGA-based digital frequency
digital-frequency-l
- 数字频率计的设计与制作说明书 1、 收集频率测量和计算的相关资料,学习相关技术,理解设计要求。 2、 采用51单片机,完成相关方案论证。 -The design and production of digital frequency meter manual
VHDL-frequency-meter
- 基于VHDL的数字频率计设计.pdf VHDL-based digital frequency meter design. Pdf-VHDL-based digital frequency meter design. Pdf
Digital-frequency-meter
- 使用单片机语言编辑的数字频率计程序,程序附在WORD文档内,经过调式,能够运行-Using single-chip computer language editing of digital frequency meter program, program inside the WORD document attached, after mode, to be able to run
Digital-frequency-meter
- 用VHDL语言完成数字频率计的设计及仿真。频率测量范围:1~10KHz,分成两个频段,即1~999Hz,1KHz~10KHz,用三位数码管显示测量频率,且用LED(发光二极管)来表示所显示单位,我们这里定义亮绿灯表示以Hz为单位,亮红灯表示以KHz为单位。具有自动校验和测量两种功能。具有超量程报警功能。-Digital frequency meter
The-digital-frequency-meter
- 这是关于数字频率计的一个详细的程序及设计,里面系统的阐述了相关内容。-The digital frequency meter
VHDL-example-Digital-Frequency-Meter
- 用VHDL实现的一个例子,完成数字频率计的功能,大家可以试一下。-VHDL example-Digital Frequency Meter