CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - fpga 时序分析

搜索资源列表

  1. 电子九阴真经

    0下载:
  2. 《DSP芯片的原理与开发应用》 《通过在FPGA设计流程引入功率分析》改善PCB的可靠性 《如何快速解决PCB设计EMI问题》菜鸟入门必看 《CADENCE射频SiP方法学套件加速无线应用设计》 《如何有效地管理FPGA设计中的时序问题》 《利用微型热管理和电源管理技术》解决电子设计的关键难题 最新射频IC应用编程接口设计方案 《DC/DC电源管理应用中的功率MOSFET的热分析方法》有效的解决方法 《基于PSoC3芯片的步进电机微步控制方案》经典案例 《SVN,HG,GIT命
  3. 所属分类:技术管理

  1. pci

    0下载:
  2. pci总线设计在计算机多总线结构中,PCI总线以其速度高、可靠性强、成本低及兼容性好等性能,在各种总线标准中占主导地位,而基于PCI总线标准的接口设计己成为相关项目开发中的优先选择。现阶段PCI总线设计主要采用FPGA现场可编程逻辑阵列来设计,基于FPGA不但能大大缩减电路的体积,提高电路的稳定性,而且其先进的开发工具使整个系统的设计调试周期大大缩短,基于FPGA的PCI总线设计已经成为总线设计的最主要的设计方式。 本文提出了一种基于FPGA的PCI接口的简单设计方案,简要介绍了PCI总线的
  3. 所属分类:Project Design

    • 发布日期:2017-04-02
    • 文件大小:878.84kb
    • 提供者:楠楠
  1. jifenlvboqi

    0下载:
  2. 为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.-In order to solve software-defined radio communications system after I
  3. 所属分类:Project Design

    • 发布日期:2017-04-03
    • 文件大小:175.72kb
    • 提供者:王楚宏
  1. doublemult

    0下载:
  2. 设计了一个双精度浮点乘法器。该器件采用改进的BOO TH 算法产生部分积, 用阵列和 树的混合结构实现对部分积的相加, 同时, 还采用了快速的四舍五入算法, 以提高乘法器的性能。把 设计的乘法器分为4 级流水线, 用FPGA 进行了仿真验证, 结果正确 并对FPGA 实现的时序结果 进行了分析。-Designed a double-precision floating-point multiplier. The device uses an improved algorithm fo
  3. 所属分类:Project Design

    • 发布日期:2017-03-31
    • 文件大小:204.58kb
    • 提供者:terry
  1. Altera_Timing_Analysis_Basics

    0下载:
  2. Altera_Timing_Analysis_Basics(时序分析基础篇)。-Altera_Timing_Analysis_Basics.This article discussed a creative experiment in eda based on the fpga.The FPGA time series analysis.
  3. 所属分类:software engineering

    • 发布日期:2017-11-19
    • 文件大小:1.47mb
    • 提供者:wang jian
  1. timing

    0下载:
  2. FPGA设计时序约束及时序分析资料。详细介绍了时序约束中的基本概念、常用约束、如何分析时序等。-FPGA design timing constraints and timing analysis. Details of the timing constraints of the basic concepts, common constraints, such as how to analyze timing.
  3. 所属分类:IT Hero

    • 发布日期:2017-05-10
    • 文件大小:2.4mb
    • 提供者:kan
  1. DDR3

    0下载:
  2. 。针对高速实 时数字信号处理中大容量采样数据 通过DDR3 存储和读取的应用背景, 设计和实现了适用于该背景的控制 状态机,并对控制时序作了详尽的 分析。系-DSP FPGA
  3. 所属分类:Project Manage

    • 发布日期:2017-05-10
    • 文件大小:2mb
    • 提供者:yybddf
  1. 时序分析

    0下载:
  2. XILINX 时序约束使用指南笔记 ——时序约束介绍 时序约束方法 时序约束原则等(XILINX time series constraints use guide notes -- time series constraints introducing time series constraint principles, etc.)
  3. 所属分类:文章/文档

    • 发布日期:2018-01-09
    • 文件大小:1.29mb
    • 提供者:李天
  1. Static Timing Analysis

    0下载:
  2. 静态时序分析,有很详细的例子和图标说明,对于FPGA工程师非常有用,对于IC工程师也非常有用!(Static timing analysis, there are very detailed examples and icon descr iptions.)
  3. 所属分类:文章/文档

    • 发布日期:2018-05-07
    • 文件大小:4.44mb
    • 提供者:姚小菜123
搜珍网 www.dssz.com