搜索资源列表
TheResearchAndIPDesignOfSMBusBasedSmartBattery
- 本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。-This paper studies the SMBus specification, based on the introduction of the typical system
communicatoon-based-on-SOCKET
- 基于IP传感器的监控软件能够对分布在网络上的作为独立节点的传感器进行数据采集、校准等操作,而在监控软件开发中,首先就要解决网络通信问题。本文以搭载了Linux操作系统的IP传感器(ARM核)作为下位机,在其上编程实现Socket通信的服务器端,提供Socket客户端的并发访问。以装有Windows的计算机作为上位机,在其 上编程实现Socket通信的客户端,实现对Socket服务器端的访问,解决了IP传感器网络监控平台的通信问题。 -The monitoring software based o
Xilinx_PCIe_Core-DMA
- 本文档介绍了一种基于Xilinx Endpoint Block Plus PCIe IP Core,由板卡主动发起的DMA设计。该设计利用通用的LocalLink 接口,所以方便的兼容支持Xilinx PCIe 硬核的器件,例如Virtex 5,Virtex 6,Spartan 6,并且实际在ML555 和ML605 开发板上实际测试通过。此外,驱动将板卡的控制封装起来,提供用户层简单的读写接口,方便上层程序的开发。-This document describes an approach bas
SOPCIINIOSII-guiding-book
- SOPCIINIOSII实验指导书(第二版)和 实验操作手册,以ALTERA公司的NIOSII IP核为中心,详尽的说明NIOSII的SOPC设计,适用于SOPC-NIOSII EDA/SOPC实验开发平台的系列产品-SOPCIINIOSII experimental guide book (second edition) and the experimental operation manual to ALTERA company NIOSII IP core-centric, detaile
axi_spi_ds742
- xilinx,microblaze的spi ip核的datasheet。xilinx官网速度慢,分享给有需要的朋友。 -xilinx, microblaze the spi ip core datasheet. xilinx Officer slow speed of network share to a friend in need.
ip_modelsim
- 对于modesim进行IP核仿真的基础知识-For modesim IP core simulation of the basic knowledge
ug479_7Series_DSP48E1
- 该文档详细介绍了XILINX FPGA内部重要的IP核DSP48E的应用方法,官方手册,准确无误-This document describes in detail the XILINX FPGA internal IP core DSP48E application method, the official manual, accurate
DDR3读写测试
- MIG IP控制DDR3读写测试,于MIG IP核用户接口时序较复杂,这里给出扩展接口模块用于进一步简化接口时序。(MIG IP controls DDR3 reading and writing tests, and the time sequence of MIG IP kernel user interface is more complex.)
xilinx_video_scaler
- xilinx官方视频缩放IP文档,用于初次使用vide_scalerIP核的学习。