搜索资源列表
12345.1e
- 从软件工程的角度描述了此系统的开发过程,从计划期的可行性研究和需求分析一直到开发期的概要设计、详细设计与编码及编码调试都进行了比较详细的介绍。-from software engineering to describe the system development process, Plan period from the feasibility study and needs analysis has been developed to outline the design phase, de
Matlab.zip
- 课程设计中首先采用Ising model的思想建立一个二维的模型,然后利用重要性抽样和Monte Carlo方法及其思想模拟铁磁-顺磁相变过程。计算了顺磁物质的能量平均值Ev、热容Cv、磁化强度M及磁化率X的值,进而研究Ev、Cv、M、X与温度T的变化关系并绘制成Ev-T图、Cv-T图、M-T图、X-T图,得出顺磁物质的内能随着温度的升高先增大而后趋于稳定值;热容Cv、磁化率X随着温度的升高先增大后减小;磁化强度M在转变温度Tc处迅速减小为零,找出铁磁相变的转变温度Tc大约为2.35,First
Manchester
- “Manchester码(双相码)编码器- Manchester Code (two-phase code) encoder
code
- 基于MCS-51单片机调频调相信号发生器 功能:A路能产生2~200HZ/分钟频率可调 @ B路能产生同A路相位滞后0~180读可调 @ 可以键盘设定频率和相位 @ 可以显示频率和相位 -Based on MCS-51 single-chip FM phase modulation signal generator function: A road can have 2 ~ 200HZ/minute frequency adjustable @ B road A road c
DDS-baseddesignofthesinusoidalsignalgenerator
- 本设计采用AT89552单片机,辅以必要的模拟电路,实现了一个基于直接数字频率合成技术(DDS)的正弦谊号发生器。设计中采用DDS芯片AD9850产生频率1KHZ~10MHZ范围内正弦波,采用功放AD811控制输出电压幅度, 由单片机AT89S52控制调节步进频率1HZ。在此基础上,用模拟乘法器MC1496实现了正弦调制信号频率为1KHZ的模拟相度调制信号;用FPGA芯片产生二进制NRZ码,与AD9850结合实现相移键控PSK、幅移键控ASK、频移镇键FSK。-AT89552 the singl
Phase_Locked_Loop
- Very good code for Phase locked Loop in matlab
cp_ofdm_simulation
- Matlab file for simulating a cyclic-prefix (CP) orthogonal-frequency- division-multiplexing (OFDM) system with binary phase-shift keying (BPSK) modulation on each subcarrier. CP-OFDM system includes a repetition code and interleaving across
edis_anmai
- 从该阶段开发正式进入软件的实际开发阶段,本阶段完成系统的大致设计并明确系统的数据结构与软件结构。在软件设计阶段主要是把一个软件需求转化为软件表示的过程,这种表示只是描绘出软件的总的概貌。本概要设计说明书的目的就是进一步细化软件设计阶段得出的软件总体概貌,把它加工成在程序细节上非常接近于源程序的软件表示。 -From the stage of development of formal entry into the actual software development phase, this
GPS_BASIC
- 非常好的GPS基础技术文档,从伪距测量到载波相位,载到整周模糊度,相信会有收获的。-A very good GPS-based technical documentation, from the pseudo-range measurements to the carrier phase, containing the ambiguity, I believe there will be harvested.
he
- 从该阶段开发正式进入软件的实际开发阶段,本阶段完成系统的大致设计并明确系统的数据结构与软件结构。在软件设计阶段主要是把一个软件需求转化为软件表示的过程,这种表示只是描绘出软件的总的概貌。本概要设计说明书的目的就是进一步细化软件设计阶段得出的软件总体概貌,把它加工成在程序细节上非常接近于源程序的软件表示。-From the stage of development of formal entry into the actual software development phase, this ph
OCRTESTKHASH
- OCR TESTING TRial k IS TESTING PHASE ONLY THE FORMATION OF THE TEACHING CODE IS NOT INCLUDED BUT CAN BE DERIVED
SER_QPSK
- we can obtain the symbol error rate of space time block code using the modulation technique of Quadrature-Phase shift keying
verilog_dpll_
- 该源代码是用FPGA实现数字锁相环的逻辑,有需要的可以借鉴参考一下。-The source code is to use FPGA implementation of digital phase-locked loop logic, those in need can draw reference.
2812_Adds
- by the sensor isolation ... E. Sample and Hold Circuit. Three-phase unbalanced measurement must be ... CCS has integrated visualization code ... doi.ieeecomputersociety.org/10.1109/ISCID.2009.232
2121
- 开场白 — 软件测试“三问” 国内软件测试存在的突出问题与 软件测试的目的和原则 软件测试有关的统计数字 测试是低技术、可有可无的职位吗? 测试 “万能论”错在哪里? 软件测试阶段、流程、周期 测试启动的最佳时机,测试的终点在哪里 团队、技术、文档、管理 – 测试流程蕴含的要素 软件测试过程图解 五花八门的软件测试类型与方法 围剿一切软件害虫,纵论软件缺陷特征 为什么需要冒烟测试与回归测试 软件测试与开发的阶段关系 保持测试组织先进性,
Image-Copy-move-forgery-and-phase-correlation
- Along with image stitching and motion direction detection, Phase correlation has important role in detection of copy move forgery.These papers elaborate role of phase correlation in "Copy Move forgery". Soon I will upload running code for this applic
phase-encoding--pressure-sidelobe-
- 对于相位编码信号的脉压旁瓣抑制。包括巴克码,m序列,MAC码等。-For phase encoding signal pulse pressure sidelobe suppression. Barker code, m sequence, MAC code.
ADLL-verilog-code
- 数字锁相环的设计代码,完整的,希望能帮到大家-PLL phase-locked loop
Pseudo--Random-Code-Delay
- 利用扩展卡尔曼算法( EKF)对高动态直接扩频信号的载波相位和频率进行了估计,并利用载波辅助技术测量载波相位的变化值来 校正伪码延时环,减小多普勒频移对伪码延时的影响,得到了精确的延时估计值,提 高了伪码延时锁定环的动态跟踪性能.-The PN delay loop is adjusted through measuring the varied value of carrier phase with carrier aiding technology. The effect of Do
120-phase-shift
- 120d phase shift code pic16f