搜索资源列表
FPGA_SDR_Sdram_LED
- 针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
基于SDRAM的图像存储器
- 基于FPGA的SDRAM控制器设计 摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器设计方法,采用Verilog语言完成的控制器的设计,可以很方便地对SDRAM进行操作。控制器在大容量数据记录仪扩展缓存得到了很好的应用。
EP3C25EVM.rar
- cyclone III EP3C25 开发板原理图,包括flash, sdram, usb, ethernet 等接口电路,可作设计参考。,cyclone III EP3C25 development board schematic diagram, including flash, sdram, usb, ethernet interface circuit, etc., can be used for design.
median
- 中值滤波的实现,该代码使用的是verilog 语言 module median(clk,reset,load,din,mult,dout,over,a3,b3,c3,a2,b2,c2,a1,b1,c1)-Median filter implementation, the code using verilog language module median (clk, reset, load, din, mult, dout, over, a3, b3, c3, a2, b2, c2, a1,
TheResearchoftherealtimesignalprocessingofSARbased
- 3.完成系统的FPGA程序开发与调试,主要包括FFT,IFFT,CMUL和转置 存储控制等模块,在此基础上,重点介绍了一种基于DDR SDRAM的行写行读高 效转置存储算法,在采用该算法进行转置存储操作时,读写两端的速度相匹配, 满足流水线操作要求,提高了整个系统的实时性。最后介绍了采用CORDIC算法 实现复图像求模运算的方法,分析了算法的硬件实现结构,并给出了基于FPGA 的实现方法及仿真结果。-he FPGA s development and debugging ar
DDR2deFPGAsheji
- 使用 Virtex-4 FPGA 器件实现DDR SDRAM控制器以及DDR2 SDRAM操作时序-Using the Virtex-4 FPGA devices to achieve DDR SDRAM and DDR2 SDRAM controller operation timing
040402~~
- 虽然与SRAM相比,SDRAM需要额外的控制逻辑,有更复杂的时序要求,需要定时刷新,但是由于SDRAM具有单位空间存储容量大和价钱便宜的优点,因而被许多的嵌入式开发者所青睐。为此,针对这种情况,必须设计SDRAM控制器。为了降低系统成本,本课题采用FPGA技术,并使用VHDL语言研究了FPGA与SDRAM的存储器接口实现问题。-Abstract In order to expand the SDRAM’S storage capacity of the TS一101 processor,a me
bootloader
- Bootloader for SDRAM interface to FPGA using microblaze
printer-self-adjust-system
- 是一款基于arm,fpga,sdram,cis的打印喷头自动校准系统。具有较强的实时性和扩展性。-A arm, fpga, the sdram of cis the print nozzle automatic calibration system. Has a strong real-time and scalability.
GX_BOARD
- FPGA设计参考电路(SDRAM,SD卡,USB,数码管,I2C,ram)-FPGA design reference circuit (SDRAM, SD card, USB, digital tube, I2C, ram)
FPGA_VGA_SDRAM_verilog
- VGA显示,FPGA的SDRAM控制,FPGA的I2C读写程序-Output VGA display line, field, frame valid signal
SDRAM
- 基于FPGA的SDRAM读写驱动的源代码,多年收集的,希望对大家有帮助-FPGA-based SDRAM read and write driver source code, collected over the years, and I hope to help everyone
SDRAM-dataset
- SDRAM详细资料集,还有FPGA控制SDRAM的读写实例,对于想要深入研究FPGA的朋友非常有帮助-SDRAM detailed data sets, as well as examples of FPGA control SDRAM read and write, who want in-depth study on FPGA friends very helpful! !
SDRAM
- 基于FPGA的SDRAM控制器设计,有效的实现FPGA与SDRAM的读写过程-SDRAM FPGA-based controller design, the effective implementation of FPGA and SDRAM read and write process
12_sdram
- 为 NIOS 系统中最重要癿一个外部器件,它 担仸着重要癿角色,大家对它也应该径熟悉。每次上电癿时候,FPGA 都会把 FLASH 中癿程序送刡 SDRAM 中运行,乀所以返样来做就是因为它癿速度径忚,但它掉电是 要丞失数据癿,所以要把数据存刡 FLASH 中。-sdram is used to storge data at outside memory.
realization-of-VGA-display-with-FPGA
- <用FPGA实现VGA显示> 摘要:本文介绍了一种用FPGA结合DDR SDRAM和单片机,在VGA显示器上显示字符、图形信息的方法。-The realization of VGA display with FPGA
Zynq-Mini-ITX-Rev-E
- Zynq Mini-ITX 单芯片可编程SOC(ARM+FPGA)开发板电路原理图 -Zynq Mini-ITX Development Board Schematics the Zynq Mini-ITX development board features 2 GB DDR3 SDRAM, PCIe Gen2 x16 Root Complex slot (x4 electrical), SATA-III interface, SFP interface, QSPI Flash me
SDRAM设计教程
- 一个关于如何在FPGA中使用SDRAM的教程,适合初学者(A tutorial on how to use SDRAM in FPGA, suitable for beginners)