搜索资源列表
寄存器及寄存器堆设计实验
- 实验设备: 1.装有ISE的计算机系统 1台 2.Spartan-III 开发板 1套 用VerilogHD语言,实现含由16个16位寄存器构成的寄存器堆,要求: •支持寄存器地址选择 •支持写入任意16位值 •支持读取寄存器的值 加入到xCal中。
s3astarter_schematic
- Spartan-3AN开发板的Schematic原理图-Spartan-3AN Development Board Schematic diagram
Spartan-3E
- 关于xixin开发板 spartan 3E的详细文档 可供大家参考 谢谢大家-thank you
fenpin_clk
- FPGA的分频设计,使用spartan 3e开发板50Mhz频率,包含LED灯环节-Divide the FPGA design, use spartan 3e development board 50Mhz frequency, including LED lights links
VGA1
- spartan 3e开发板平台VGA显示(多条纹路分段),FPGA使用verilog语言设计-spartan 3e development board platform VGA display (multi-stripe road segments), using verilog language design
Xilinx_PCIe_Core-DMA
- 本文档介绍了一种基于Xilinx Endpoint Block Plus PCIe IP Core,由板卡主动发起的DMA设计。该设计利用通用的LocalLink 接口,所以方便的兼容支持Xilinx PCIe 硬核的器件,例如Virtex 5,Virtex 6,Spartan 6,并且实际在ML555 和ML605 开发板上实际测试通过。此外,驱动将板卡的控制封装起来,提供用户层简单的读写接口,方便上层程序的开发。-This document describes an approach bas
sp601_gerber
- Xilinx Spartan-6 开发板原理图加PCB-PCB运用的是Cadence Allegro
黑金Sparten6开发板Verilog教程V1.6
- 黑金spartan的开发板教程,包含了各类接口如spi,uart,vga的用例,以及各项存储器如flash,ddr的操作方法(spartan 6 example design)