搜索资源列表
LVDS
- 很多液晶屏都具有LVDS接口,本文对液晶屏的各种LVDS接口定义进行了详细说明。-Have a lot of LCD LVDS interface, this article on the various LVDS LCD interface definition described in detail.
VHDL
- 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
SOPC_Nios
- Altera SOPC Builder 提供了 Nios Ⅱ处理器及一些常用外设接口 ,但并没有提供 12864 液晶模块的接口及驱动。-Altera SOPC Builder provides the Nios Ⅱ peripheral processor and a number of commonly used interface, but did not provide 12864 LCD module and the drive interface.
LCD
- lcd controller using vhdl code
LCD-VHDL
- LCD控制VHDL程序与仿真,FPGA驱动LCD显示中文字符“年”程序-fpga/cpld
dds9851
- 本文主要介绍的是采用直接数字频率合成的短波信号发生器,它主要以微电脑控制部分、直接数字频率合成(DDS)部分、数字锁相环频率合成部分、背光液晶显示部分、功率放大部分等组成。该软件系统采用菜单形式进行操作,操作方便明了,增加了很多功能。它通过启动DDS后,把内存缓存区的数据送到DDS后输出相应的频率,并把数据转换为BCD码,送到液晶显示器进行显示。该系统输出稳定度、精度极高,适用于当代的尖端的通信系统和精密的高精度仪器。-This paper describes the use of direct
IO
- serial io for rs 232 communication
VHDL-PROJECT030609
- parallel communication UART without LCD
lcd_controller
- LCD controller 320x240 XC95144, building Xilinx ISE 6.0 Platform VHDL.
SINGT
- 本程序可能为FPGA的使用都实现LCD显示的VHDL程序。经过实验,可用,得以过验证。-This procedure may be used for the FPGA are achieved LCD display VHDL program. Through experiments, available to been verified.
process-simulation
- 20多个FPGA设计实例(程序+仿真图),包含LED控制,LCD控制,出租车计价器VHDL程序与仿真,波形发生程序,步进电机定位控制系统VHDL程序与仿真等等,VHDL语言编译。-More than 20 instances of FPGA design (process+ simulation map), contains the LED control, LCD control, taxi meter VHDL procedures and simulation, waveform proc
lcd_clock
- 用VHDL编程实现在LCD上显示北京时间 可以自动调节时间 同时具有整点报时功能-Beijing can be adjusted automatically one time, a whole hour with VHDL programming on the LCD display
ccclcd
- lcd codee source in vhdl
16x2-lcd
- Character LCD Module Controller (VHDL)
TUAN_14
- Hien thi LCD voi ngon ngu VHDL
Display
- display lcd code vhdl for fpga
lcd
- vhdl code fpga for lcd 2*16