搜索资源列表
寄存器及寄存器堆设计实验
- 实验设备: 1.装有ISE的计算机系统 1台 2.Spartan-III 开发板 1套 用VerilogHD语言,实现含由16个16位寄存器构成的寄存器堆,要求: •支持寄存器地址选择 •支持写入任意16位值 •支持读取寄存器的值 加入到xCal中。
C语言程序设计综合实验实验报告
- 2.利用随机函数产生200个两位正整数,统计这200个正整数中相同数的个数。例如有3个12,4个16,1个19,2个17…..(可用以下格式输出结果:12----->3 16>-----4)……)要求分别利用标准函数.数组编程,并输出正确的统计结果和利用标准函数.结构体编程,并输出正确的统计结果
计算机组成原理实验4
- 实验四 组合逻辑控制器部件实验 1.看懂TEC-XP+教学计算机的功能部件组成,分析教学计算机中已经设计好并正常运行的几条典型指令(例如,ADD、SHR、OUT、MVRD、JRC、CALA、RET等指令)的功能、格式和执行流程。 2.单条运行指令,查看指令的功能、格式和执行流程。先将教学机左下方的6个拨动开关置为111100,再按一下“RESET”按键,然后通过16位的数据开关(SWH、SWL)置入指令,按“START”按键单步送脉冲,通过指示灯观察控制信号的变化。