搜索资源列表
mcfsq
- 利用EasyARM2131试验板制作的可调节频率的脉冲发生器程序。-easyarm 2131
deadtime
- ,通过对87C196MC单 片机及波形发生器(WFG)的深入研究分析,提出 了一种通过调整死区时间生成DC/DC变换器 PWM控制脉冲的新方法。该-Through 87C196MC SCM and Waveform Generator (WFG) in-depth analysis, a dead time generated by adjusting the DC/DC converter PWM control pulse of the new method. That
GM
- 用74系列数字器件设计一个频率计。要求: ① 用4位7段数码管显示待测频率,格式为0000Hz。 ② 测量频率范围:10~9999Hz。 ③ 测量信号类型:正弦波、方波和三角波。 ④ 测量信号幅值:0.5~5V。 ⑤ 设计的脉冲信号发生器,以此产生闸门信号,闸门信号宽度为1S。 -74 series of digital devices designed to use a frequency counter. Requirements: ① with four 7-seg
68B2CC083423688359
- 正交脉冲信号发生器的设计,武汉理工大学研究生论文,很有使用价值-Quadrature pulse generator design, Wuhan University graduate thesis, the value of great use
PWM
- PWM波形发生器的设计,脉冲宽度调制是现代控制技术常用的一种控制信息输出,可以有效地利用数字技术控制模拟信号的技术-Pulse width modulation of modern control technology is one of the most common control information output, can effectively use digital technology control simulation signal of the technology
VHDL_design
- 本综合实验包括节拍脉冲发生器、键盘扫描显示和八位二进制计数器三个模块。采用VHDL语言为硬件描述语言,Xilinx ISE 10.1作为开发平台,所开发的程序通过调试运行验证,初步实现了设计目标。-This includes comprehensive experimental beats pulse generator, display and keyboard scan eight binary counter three modules. Using VHDL as the hardwar
FPGA-pulse-generator
- FPGA实现脉冲发生器,讲解了其思路、方法和原理,并提供相关的电路设计图-FPGA implementation of a pulse generator, explain the ideas, methods and principles, and provides the circuit design related