搜索资源列表
NiosII_implementation_in_CCD_C
- The concept of the Altera Nios II embedded processor implementation inside Field Programmable Gate Array [FPGA] of the CCD camera for the “Pi of the Sky” experiment is presented. The digital board of the CCD camera, its most important components, cur
stx_cookbook.zip
- Altera公司高端FPGA高级综合指导手册,包括:算术运算单元,浮点处理技巧,数据编码格式转换,视频处理,仲裁逻辑,多路选择,存储逻辑,计数器,通信逻辑,循环冗余校验,随机和伪随机函数,加密和同步等编码风格和技巧;,advanced synthesis cookbook for Altera high-end FPGA(Stratix),incuding coding style and design tricks for arithmetic,floating points oper
dds
- 基于FPGA的双路可移相任意波形发生器 Altera中国大学生电子设计文章竞赛获奖作品刊登-FPGA-based dual phase shifter can be arbitrary waveform generator Altera China Undergraduate Electronic Design Contest winning entries published articles
20060510191318991
- ALTERA公司DDR ram controller资料-ALTERA company DDR ram controller information
15Altera_IP
- 里面包含15个altera的IP核的源代码,包括I2C,UART,VGA_SYN-Which contains 15 nuclear altera the IP source code, including I2C, UART, VGA_SYN
fpgafft
- :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。-Based on the analysis of the FFT algorithm , a reasonable logic str
FPGA
- 对2DPSK及QDPSK数字调制信号进行了分析,采用FPGA在QuartusII环境下,利用VHDL语言及图形输入方式对调制系统进行了设计,用Altera公司的芯片EP1C3T144C-8为核心器件组建的系统进行了功能测试,得到了满意的验证波形-The signals of 2DPSK and QDPSK digital modulation are analyzed,the adoption of FPGA realization digital phase modulation syste
SOPC_Nios
- Altera SOPC Builder 提供了 Nios Ⅱ处理器及一些常用外设接口 ,但并没有提供 12864 液晶模块的接口及驱动。-Altera SOPC Builder provides the Nios Ⅱ peripheral processor and a number of commonly used interface, but did not provide 12864 LCD module and the drive interface.
AlteraArticleContestPapers
- 本源码为Altera中国大学生电子设计文章竞赛的历届获奖论文汇编,内容主题涵盖如下4个方面: PLD在通讯、消费类、计算机和工业控制方面的应用 Altera器件、Quartus® II 软件的设计和优化技术 Altera FPGA在数字信号处理中的应用 Nios® II 软处理器在各领域的应用 获奖作品均是是参赛者独立设计的未曾公开发表过的原创性作品,在作品原创性和特色性 、实用性(结合当前的热点应用) 和作品
platforms
- A Pipelined Implementation of AES for Altera FPGA platforms.doc
HuaWei_FPGA_Design
- 华为FPGA设计流程说明 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Quartus,但原则和方法对于其他厂家和工具也是基本适用的。-Huawei FPGA design flow as a result of the current devices used to Altera' s FPGA-based, so the following
Modelsim
- modelsim 使用笔记 初学ModelSimSE时被迷糊了几天的若干概念.pdf 等-Notes ModelSimSE beginner modelsim use was confused for a few days a number of concepts. pdf, etc.
mnl_nios_programmers32
- nios处理器的介绍以及汇编代码的说明,altera公司的官方文件-introduction of nios processor & descr iption of assembly code
KLAWIATURA_4x4_ZL9_VER2
- project is a simple keyboard 4x4 in VHDL in QUARTUS II from altera.com
CPLD_KEYBOARD
- 本设计是用VHDL语言来实现的基于RS232按位串行通信总线的行列式矩阵键盘接口电路,具有复位和串行数据的接收与发送功能,根据发光二极管led0—led2的显示状态可判断芯片的工作情况;实现所有电路功能的程序均是在美国 ALTERA公司生产的具有现场可编程功能的芯片EPM7128SLC84-15上调试通过的。该电路的设计贴近生活,实用性强,制成芯片后可作为一般的PC机键盘与主机的接口使用。 -The design is based on VHDL language to achieve
ModelSimALTERA
- 应用modelsim,altera进行仿真,学习资料,vhdl语言,很实用-Application modelsim, altera simulation, learning materials, vhdl language, it is useful
precision-frequency-meter-design
- 基于51软IP核的等精度频率计设计,利用altera提供的软51ip核,用VHDL语言实现的-Based on 51 soft IP cores, such as precision frequency meter design, the use of the software provided 51ip altera core, using VHDL language
FINAL-LAB04
- VHDL Software (Altera DE2 board) that works as a Hotel Safe Box. When in the open state it will store a combination of 6 inputs between 0 to 3, then it will stay closed until the correct input is placed. -VHDL Software (Altera DE2 board) that works a
the-digital-clock
- 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
mousetest
- vhdl code with mouse test in vhdl code. .sof file intergation of mouse to altera