CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 软件工程 搜索资源 - Design of Digital Clock

搜索资源列表

  1. di

    0下载:
  2. 设计一个能显示时、分、秒的简易数字钟,具有时间调整功能,利用GW48-PK2系统上的数码管显示时间,调整时间用的按键也使用GW48-PK2系统上的按键。-can design a display, minutes and seconds of simple digital clock with the time adjustment function, use GW48 - PK2 system on the LED display, adjusted time of the keys a
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:20.65kb
    • 提供者:周斌
  1. EDAproject

    0下载:
  2. EDA课程设计报告,报告是关于数字钟的设计,报告格式正确,讲解详细,是做EDA报告的必备参考。-curriculum design EDA report on the digital clock is the design, report the correct format to explain in detail, EDA is so essential source of the report.
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:89.95kb
    • 提供者:潘世雄
  1. shuzizhongsheji

    0下载:
  2. 多功能数字钟设计 一、设计任务: (一)主体功能 用HDL设计一个多功能数字钟,包含以下主要功能: 1.计时及校时,时间可以24小时制或12小时制显示 2.日历:显示年月日星期,及设定设定功能 3.跑表:启动/停止/保持显示/清除 4.闹钟:设定闹钟时间,整点提示 -multifunctional design of a digital clock, design tasks : (1) the main function of HDL design with a
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:304.5kb
    • 提供者:xiak
  1. design

    0下载:
  2. 秒表/时钟计数器要求用六位LED数码显示时,分,秒,以24小时计时方式。使用按键开关可实现时分调整,秒表/时钟功能转换,省电等功能。 -Stopwatch/clock counter asked six LED digital display with hour, minute, second, the way to a 24-hour time. Button switch can be used to adjust hours, a stopwatch/clock function of
  3. 所属分类:Project Design

    • 发布日期:2017-04-07
    • 文件大小:116.25kb
    • 提供者:siren
  1. A_method_based_on_Leo_satellite_communications_tim

    1下载:
  2. 摘 要:定时恢复是数字接收机中的关键技术,基于某特定LEO低轨卫星通信系统应用,重点研究了异步时钟采 样恢复法的工作原理,提出了一种改进的Gardner定时误差检测算法,给出了整个定时环路的具体实现方案,并针对其 性能进行了分析。仿真结果表明,在大多普勒加速度的卫星信道环境下,该方案能够满足系统设计的要求,且实现结 构简单、优化,可大幅降低算法复杂度,在较高信噪比的情况下,具有更加优化的性能。 -Abstract: The timing recovery is a key tec
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:398.48kb
    • 提供者:longx
  1. VHDL-ALARM

    1下载:
  2. 要求设计一个带闹钟功能的24小时计时器 它包括以下几个组成部分: ① 显示屏:4个七段数码管显示当前时间(时:分)或设置的闹钟时间;一个发光二极管以1HZ的频率跳动,用于显示秒; ② 按键key1,用于设置调时还是调分; ③ 按键key2,用于输入新的时间或新的闹钟时间,每按下一次,时或分加1; ④ TIME(时间)键,用于确定新的时间设置; ⑤ ALARM(闹钟)键,用于确定新的闹钟时间设置,或显示已设置的闹钟时间; ⑥ 扬声器,在当前时钟时间与
  3. 所属分类:软件工程

    • 发布日期:2017-03-26
    • 文件大小:253.24kb
    • 提供者:洪巨成
  1. zs_clock

    0下载:
  2. 基于VHDL语言设计的电子钟,综合运用EDA技术,完成一个多功能数字钟设计-VHDL language design based on the electronic clock, integrated use of EDA techniques to complete the design of a multi-functional digital clock
  3. 所属分类:software engineering

    • 发布日期:2017-04-03
    • 文件大小:77.41kb
    • 提供者:zs
  1. Clocking-in-Modern-VLSI-Systems

    0下载:
  2. 关于数字vlsi集成电路的时钟设计问题,时钟对vlsi的重要性大家都明白的。-The clock on the digital vlsi integrated circuit design, the clock on the importance of vlsi all understand.
  3. 所属分类:software engineering

    • 发布日期:2017-05-25
    • 文件大小:7.93mb
    • 提供者:李明
  1. digital-system-clocking

    0下载:
  2. 关于数字vlsi集成电路的时钟设计问题,时钟对vlsi的重要性大家都明白的。-The clock on the digital vlsi integrated circuit design, the clock on the importance of vlsi all understand.
  3. 所属分类:software engineering

    • 发布日期:2017-05-29
    • 文件大小:11.71mb
    • 提供者:李明
  1. 123

    0下载:
  2. 简单数字钟的课程设计 课程设计目的 1.培养独立完成一个课题或实际问题的能力。 2.培养查阅资料文献手册的能力。 3.熟悉元器件类型,掌握合理选取元件的规则。 4.锻炼撰写一个小论文和设计报告的能力。 5.培养科学的工作作风和严谨的态度 -Simple of a digital clock course design Course design purpose 1. To foster independent completed a subject or ac
  3. 所属分类:Project Design

    • 发布日期:2017-04-16
    • 文件大小:238.98kb
    • 提供者:xiaomu
  1. C51-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm setti
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:8.57kb
    • 提供者:li
  1. C51-Digital-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm sett
  3. 所属分类:software engineering

    • 发布日期:2017-04-07
    • 文件大小:8.58kb
    • 提供者:li
  1. 51digital-clock

    0下载:
  2. 基于51单片机的数字时钟的设计,晶振实现秒的控制-Based on the design of the 51 single-chip digital clock, crystal seconds control
  3. 所属分类:software engineering

    • 发布日期:2017-04-15
    • 文件大小:5.53kb
    • 提供者:wangye
  1. rev2

    0下载:
  2. 为达到干涉合成孔径声纳系统对信号源的特殊要求,提出了一种基于SOPC技术的FPGA实现方法,该信号源一方面提供给发射机模拟信号,还给回波信号采集系统提供时钟和同步信号以保证信号系统时间一致性,同时还给接收机的时变增益信号实现对回波信号衰减的补偿 另一方面还实时采集并传输声纳系统在水下的运动姿态、深度、压力等信息 经过湖试和海试,该信号源系统完成了模拟信号和数字信号各项指标的测试,满足设计要求。-To reach the special requirements interferometric s
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:478.24kb
    • 提供者:cooldog
  1. 564768748746

    0下载:
  2. now, he promoted as a lecturer, Department of Technical and Vocational Education, Myanmar. For his Master Thesis, he wrote the results of his research “Design and Construction of microcontroller-based Digital Clock”. Now, he is making his PhD r
  3. 所属分类:software engineering

    • 发布日期:2017-12-04
    • 文件大小:20.87kb
    • 提供者:anzibing
  1. the-digital-clock

    0下载:
  2. 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
  3. 所属分类:software engineering

    • 发布日期:2017-04-25
    • 文件大小:225.81kb
    • 提供者:费孝海
  1. digital-clock-and-traffic-light

    1下载:
  2. 课题一是设计一个可控的100进制可逆计数器。课题二是设计交通灯控制系统在QuartusⅡ软件环境下,进行仿真实验和硬件下载,获得的测试结果满足设计要求。课题三是设计多功能数字钟系统(层次化设计。-The subject one is to design a controllable 100- band reversible counter. Subject two is the design of the traffic light control system in the Quartus I
  3. 所属分类:Project Design

    • 发布日期:2015-12-10
    • 文件大小:4.76mb
    • 提供者:攻城狮
  1. chengxudaima

    2下载:
  2. STM32控制板(自己设计的),主要实现的功能包括:GPS数据获取,LED显示,开关中断,数码管,USB(采用串口RS232协议,电路中设计了相应转换),霍尔传感器输入,SPI存储,FLASH扩展,继电器和实时时钟等功能的具体代码。通过编写具体的库,给大家做一个参考(注:都是底层的代码,库文件编写,针对电路的) 不含上位机部分-STM32 control board (own design), the main features include: GPS data acquisition, LE
  3. 所属分类:software engineering

    • 发布日期:2017-05-29
    • 文件大小:10.88mb
    • 提供者:岑旭东
  1. Traffic-controller-design

    0下载:
  2. 本文设计的交通控制器设计属于小型智能自动化控制系统。利用单片机进行控制,实时时钟芯片进行记时,外加掉电存储电路和显示电路,可实现数码的显示和声音报警。-The traffic controller designed in this paper is a small intelligent automation control system. The use of single-chip control, real-time clock chip clock, plus off electrici
  3. 所属分类:Project Design

    • 发布日期:2017-04-30
    • 文件大小:301.76kb
    • 提供者:黑曼巴
  1. degital-clock

    0下载:
  2. 有关于数字钟控制系统的程序,模块化设计,简单明了,欢迎下载。-About the control system of digital clock procedures, modular design, simple and clear, welcome to download.
  3. 所属分类:software engineering

    • 发布日期:2017-05-06
    • 文件大小:974.47kb
    • 提供者:车金鸽
« 12 »
搜珍网 www.dssz.com