搜索资源列表
FPGA_common
- 关于FPGA的一些常识及含IP核的VHDL设计源代码。-on FPGA with some common sense and VHDL IP core design of the source code.
ps2_ipcore_design
- 电子测量技术 ELECTR0NIC MEASI瓜EMENT TECHN0L0GY 第29卷第3期 2006年6月 PS/2设备接口IP核设计 王 豪黄启俊常 胜 (武汉大学物理学院微电子与固体电子学实验室武汉430072) 摘要:用Verilog硬件描述语言实现了PS/2设备接口的II)核设计,详细描述了II)核的结构划分和各模块的 设计思想,并在FPGA上进行验证。结果表明此 核功能正确,可以方便地在SOPC系统中复用。
FFT-IP.rar
- 在FPGA上实现的fft,里面是一个fft的ip核,直接可以用,编译通过,能正常运行,In the FPGA to achieve the fft, there is a nuclear fft of ip, can be used directly, the compiler is passed, to the normal operation of
USB_IP
- 介绍了采用FPGA实现USB2.0 IP核的详细方法和步骤以及仿真方法-This paper introduces an FPGA to achieve the USB2.0 IP core in detail the methods and steps as well as the simulation method
FPGA_RS232
- 为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在Xilinx ISE环境下设计与仿真。最后在FPGA上嵌入UART IP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。-In order to increase system stability, reduce board space, presents a FPGA-based asynchronous ser
CPCI_PCIbus
- 为构建一个紧凑、灵活的 CPC I系统,在 IP核的基础上,采用 FPGA来实现 PCI总线接口电路。-To construct a compact and flex ible CPC I syste m, the PCI i nte rface c i rcuit i s i mp l em ented by FPGA based on IP core。
DesignCPCIanalogonFPGA
- 本文实现了8通道的12位D/A模拟输出板卡的设计。该设计是基于FPGA的3U CPCI板卡,可以提供8通道的模拟电压和电流输出,各路电压输出范围可以配置成0~5V、0~10V、-5~5V或-10V~10V,各路输出电流可以配置成4~20mA、0~20mA或0~24mA。本设计摒弃了常规的CPCI接口芯片,采用FPGA十PCI IP CORE的设计方案,大幅度提高了系统的集成度和调试速度,缩短了系统的开发周期。方案使用专门的WDM (windows driver model)开发工具Driver
ISE_IP_FIR_FPGA
- 利用ISE的IP核在FPGA上设计fir滤波器-Fir filter IP core on FPGA design using the ISE
crc-ip-core-usage
- CRC 编译码IP核的使用方法,仿真图和matlab的结果对比对比,fpga编程时使用-CRC encoding and decoding IP core use simulation in Fig the Matlab results contrast contrast
OZ745
- 4k*2K zynq The OZ745 is a video development platform based around the Xilinx® Zynq-7045 FPGA. The kit includes all the basic components of hardware, design tools, IP, pre-verified reference designs and Board Support Package to rapidly devel
BLDCM-based-on-NIOS
- 基于NIOSII的无刷直流电机控制器设计 庄任勤 大连海事大学 硕士论文 电力电子与电力传动 2009年6月 本文介绍了无刷直流电机的工作原理,研究了无刷直流电机的PWM调制方式,实现了基于Nios软核的无刷直流电机控制系统的SOPC设计。系统硬件包括以FPGA为核心的控制电路和用于电机驱动的三相全桥逆变电路,对FPGA及其外围设备的选择和逆变电路的设计做了大量研究工作。软件设计包括在Quartusn中用vHDL语言生成的位置检测模块、电机控制模块和PID调节器的I
FPGA-floating-Point-IP-cores
- Taking Advantage of Advances in FPGA floating-Point IP cores -Taking Advantage of Advances in FPGA floating-Point IP cores
yinpinxinhaofenxiyi1233412
- 基于Altera Cyclone II 系列FPGA嵌入高性能的嵌入式IP核(Nios)处理器软核的基于FFT的音频信号分析仪-Based on Altera Cyclone II series FPGA embedded high-performance embedded IP core (Nios) soft core processor FFT-based audio signal analyzer
ZedBoard-step3-
- 一步 学ZedBoard & Zynq(三):使用自带外设IP让ARM PS访问FPGA -Step by step learning ZedBoard & Zynq (three): Using its own peripheral access FPGA IP allows ARM PS
FPGA-IP
- FPGA的宏模块介绍,主要是IP核的应用简单介绍-FPGA macro module introduces mainly the application of IP core brief
music-Player-based-on-FPGA
- 设计了一种基于Altera FPGA的音乐播放器,能够实现从SD卡中读取所有音乐文件,并通过开发板送至DAC数模转换器并播放出音频文件。本设计基于SOPC技术,使用Nios2软核处理器实现,包括软硬件设计两个部分。硬件部分主要负责对SD卡控制器的ip核编写及调试,实现硬件所需功能。软件部分主要负责对SD卡按时序进行音频文件的读取操作以及音频信息的输出。同时,制作了一个小型的音乐播放模块,实现音乐的播放。最终作品基本满足要求。-Altera FPGA-based design of a music
FPGA--HD-video-de-interlacing
- <用FPGA实现高清视频去隔行功能> 本白皮书介绍各种去隔行技术,以及怎样使用Altera 的视频和图像处理IP 包来实现这些技术。采用视频设计方法,设计人员在实现不同的去隔行算法时,能够综合考虑各种硬件方案。-Using FPGA to achieve HD video de interlacing function
FPGAPIP=DSP
- FPGA+IP实现DSP功能,比较有参考价值,供学习使用-FPGA+ IP implement DSP functions, comparison with a reference value for learning to use
mimi-mips2011
- solution to this problem by implementing a hardware-accelerated UDP/IP protocol stack on FPGA. Packets are processed by
XILINX_DDR3_IP核使用教程
- 详细介绍了Xilinx DDR3 IP核的使用方法和注意事项(The usage and attention of Xilinx DDR3 IP core are introduced in detai)