搜索资源列表
fifo_generator_ug175
- 该文档是有关利用XINLIX的FPGA如何实现FIFO的生成及如何应用的文章。
spartan6_fpga_blockram_user_guide
- Spartan6 FPGA中的块存储器使用指南,可以构建为FIFO,ROM,RAM,移位寄存器等。-Spartan6 FPGA block memory in the User Guide, you can build for FIFO, ROM, RAM, shift registers and so on.
AsynchronousFIFOArchitectures-CN
- AsynchronousFIFOArchitectures,这篇经典FPGA-FIFO文章的中文版-AsynchronousFIFOArchitectures, this classic FPGA-FIFO Chinese version of the article
ThedesignofUniversalAsynchronousReceiverTransmitte
- 本课题所设计的UART支持标准的RS.232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用口模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场
fifo
- 用FPGA完成256*8的存储器的读写操作- complete reading and writing 256* 8 memory with FPGA
ad
- 程序是本人亲测,可实现fpga对ads804的高速数据采集,和输出。利用了fpga的fifo和ad芯片每六个时钟数据更新一次的原理-The program I pro-test, the FPGA the ads804 high-speed data acquisition and output. The principle of use fpga fifo and ad-chip is updated once every six clock data
fifo_232
- 基于fpga串口fifo设计,经本人测试,可用-Fpga serial fifo design after my test, available
FIFO--by-FPGA
- 异步 FIFO(First In First Out)是解决这个问题一种简便、快捷的解决方案-Asynchronous FIFO (First In First Out) to solve this problem a simple, fast solution
FPGA-FIFO
- 基于fpga的fifo设计 初学者很好的资料-FIFO design for beginners good information based on FPGA