CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 软件工程 搜索资源 - fpga pll

搜索资源列表

  1. xp2syscloclkpll

    0下载:
  2. 这个是讲pll的具体用法的,一般在fpga设计中都会用到 他,这个是lattice的xp2的pll的介绍,不过,fpga 都是相通的其他两家也差不多
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:626.42kb
    • 提供者:cjf
  1. Cyclone2_PCB_and_SCH

    1下载:
  2. 1,原创 cyclone 2开发板,希望能对FPGA电子爱好者有一点设计帮助。 2,本PCB可以与开发者自己的PCB实现扩展。 3,注意接口已经提供5v,-5v,+3.3v,+1.2v输出。 4,带一个LED显示器,多路拨动开关,一个复位健。 5,晶振源兼容5种封装,其中一种是支持9v、5W高精度恒温晶振。 6,fpga内部2个PLL相互连接可以实现0-200MHz内任意频率输出。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:517.07kb
    • 提供者:M
  1. pllverilog 完成pll锁相环的设计

    1下载:
  2. 基于FPGA的程序编写,完成pll锁相环的设计,实验证明次程序是完整的-FPGA-based programming, complete pll PLL design, experiments show that second program is complete
  3. 所属分类:软件工程

    • 发布日期:2017-03-23
    • 文件大小:192.32kb
    • 提供者:wcl
  1. 111

    1下载:
  2. 数字鉴相器,数字锁相环频率合成系统FPGA的实现,很有借鉴价值-Digital phase detector, digital PLL frequency synthesizer system FPGA realization of referential value
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:52.62kb
    • 提供者:颜小山
  1. LC

    0下载:
  2. 本系统是以FPGA(EP2C8Q240C8)为控制核心,由压控振荡器、PLL倍频器、高频功率放大器、遥控器及LCD显示模块组成的压控LC振荡器。能实现输出正弦波频率在15MHZ~35MHZ步进可调,其最小步进为5002HZ,频率稳定度为10-5。当输出信号的频率为30MHZ、峰峰值稳定在1V左右时,在+12V单电源工作的情况下,功率放大器能实现在50Ω纯阻性和50Ω+20pf容性负载上输出功率大于20mw。LCD显示模块能实时显示输出信号的峰峰值和频率,精度由于10 。-This system
  3. 所属分类:Project Design

    • 发布日期:2017-04-04
    • 文件大小:286.99kb
    • 提供者:tian
  1. PLL-setting

    0下载:
  2. FPGA中锁相环的具体设置方法,可以使系统时钟稳定-Setting method of fpga pll, it make system clock stable.
  3. 所属分类:software engineering

    • 发布日期:2017-11-20
    • 文件大小:466.35kb
    • 提供者:wyf
  1. PLL_100M

    0下载:
  2. 实现pll分频功能倍频功能可得到fpga说需要的频率实现多的时钟输入-Multiplier pll divide function to achieve functionality available fpga said I need to achieve multi-frequency clock input
  3. 所属分类:Software Testing

    • 发布日期:2017-04-04
    • 文件大小:2.81kb
    • 提供者:李安
搜珍网 www.dssz.com