搜索资源列表
Actel技術探討
- 介紹使用Actel Flash Based FPGA時的一些技巧.對於初次使用非SRAM Based的工程師很有用.-on the use of Flash Based Actel FPGA of certain skills. For the first use of non-SRAM Based engineers useful.
SRAM
- 是一个基于VHDL的SRAM程序,很有代表意义,下下吧
DS1220
- 这是一个有关于SRAM(DS1220)的读写程序,是采用C语言编写的,里面还有DS1220的PDF文件,只要掌握了这个程序就可以编写任意其它型号的SRAM程序了,希望对大家有所帮助
sdrsdramuse
- 一篇讲解ALTERA的FPGA如何实现SDR SRAM的指导文章。很有指导意义。
DDR_SDRAM_controller_verilog
- DDR SRAM控制器的verilog完整设计文档(包含有完整的verilog源代码),
FPGA_SDR_Sdram_LED
- 针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
61WV102416ALL(ISSI_1M-x-16_SRAM)
- manuel of altera DE2 SRAM
gaosushujucaijishixian
- 本文介绍了一种单片机系统中高速数据采集的实现方法,我一直想在Windows系统下,做出一种能实时刷新的高速数据采集的方式,但总是不理想,大多也是用缓存的方式将数据存储起来,然后处理,无法真正的实现实时的数据刷新,还是要用硬件的方式去实现,下文就是介绍了这样一个方案,在单片机与高速A/D转换器之间以静态存储器作缓冲器,采用A/D转换器直接写存储器的方式提高采样频率,实现高速数据采集。并给出了设计方案。-In this paper, a single-chip microcomputer syste
1111
- 组成原理的课程设计,静态存储器(2114)电路设计与实现-The principle component of the curriculum design, SRAM (2114) Circuit Design and Implementation
rom
- tk25平台默认的是128Mbit flash memory 和 32Mbit SRAM,因为1BYTE等于8BIT,所以就是我们通常所说的是16M ROM和4M RAM,不过由于文件系统占用2M,这2M一般又被分为系统盘和用户盘,系统盘存储NV文件和MMS相关文件,对用户不可见,-tk25 platform, the default is 128Mbit flash memory and 32Mbit SRAM, because the 1BYTE equal 8BIT, so that we
FIFO_Buffer
- 很关键的用的多的SRAM控制程序,在数据采集中很重要,对大家有帮助-Very critical of the number of SRAM with the control procedures, in the data collection a very important help to everyone
avs_export
- the avalon verilog slave sram interface fron be micron
bemicro_lab_ver
- be micron sram file downloaded from altera be-micro
doc3443
- The AT45DB041B is an SPI compatible serial interface Flash memory ideally suited for a wide variety of digital voice-, image-, program code- and data-storage applications. Its 4,325,376 bits of memory are organized as 2048 pages of 264 bytes each
EmbeddedLED
- 种基于FPGA和2片SRAM的嵌入式大屏幕LED显示的方法,其显示规模达到512×512点阵列-Kinds of SRAM-based FPGA, and two large-screen LED display of the embedded approach, its display size to 512 × 512-point array
040402~~
- 虽然与SRAM相比,SDRAM需要额外的控制逻辑,有更复杂的时序要求,需要定时刷新,但是由于SDRAM具有单位空间存储容量大和价钱便宜的优点,因而被许多的嵌入式开发者所青睐。为此,针对这种情况,必须设计SDRAM控制器。为了降低系统成本,本课题采用FPGA技术,并使用VHDL语言研究了FPGA与SDRAM的存储器接口实现问题。-Abstract In order to expand the SDRAM’S storage capacity of the TS一101 processor,a me
ram_top
- arm ahb slave bus sram ip in verilog
FSMC-access-SRAM
- STM32采用FSMC总线访问SRAM说明-STM32 access SRAM with FSMC specifications
SRAM
- SRAM的读写控制模块,通过了综合和仿真,对于初学者很好用。-SRAM read and write control module, through the synthesis and simulation, very good for beginners to use.
Common--SRAM-address-
- 常用的几种SRAM地址线的连接方式,常用的几种SRAM地址线的连接方式。-Common connection of several SRAM address line,