搜索资源列表
mendianlu
- (一)、用若干个“与非”门组成“或”门电路。 (二)、用若干个“与非”门组成“异或”门电路。 -(1), with a number of months and not composed door or gate. (B), with a number of months and not door to form the XOR gate.
Simulator
- C实现模拟与或非门的逻辑电路,可以多元件输入,支持元件延时,可以绘制输出波形-C simulation and implementation of logic circuits or door, you can enter many components to support the delay components, you can draw the output waveform
cd4000x
- CD4000 双3输入端或非门+单非门 TI CD4001 四2输入端或非门 HIT/NSC/TI/GOL 双4输入端或非门 NSC CD4006 18位串入/串出移位寄存器 NSC CD4007 双互补对加反相器 NSC CD4008 4位超前进位全加器 NSC CD4009 六反相缓冲/变换器 NSC CD4010 六同相缓冲/变换器 NSC CD4011 四2输入端与非门 HIT/TI CD4012 双4输入端与非门
74
- 7400 QUAD 2-INPUT NAND GATES 与非门 7401 QUAD 2-INPUT NAND GATES OC 与非门 7402 QUAD 2-INPUT NOR GATES 或非门 7403 QUAD 2-INPUT NAND GATES 与非门 7404 HEX INVERTING GATES 反向器 7406 HEX INVERTING GATES HV 高输出反向器 7408 QUAD 2-INPUT AND GATE 与门 7
Curriculumdesignintegrityofthenumberofelectricwash
- 本次课程设计要求利用定时器、数码管、LED等数字电路器件设计实现简易洗衣机功能。设计时考虑了很多种情况,根据本人的能力选择了一种。这个方案总共使用了一些或门、与门、非门以及电阻电容若干,74LS192NE555定时器各一个完成了简易洗衣机的功能实现。-The program design requirements for the use of timers, digital tube, LED devices such as digital circuit design to achieve e
1
- 灰色理论是上世纪八十年代发展起来的一门新学科,它对既含有已知信息又含有未知或非确定信息的系统进行预测。支持向量机(SVM)是一种基于统计学习理论的新型学习机,在数据挖掘中有很广泛的应用。本文首先探讨了支持向量机与灰色理论实现的基本原理,介绍了灰色GM(1,1)模型的构建过程,并将灰色GM(1,1)模型应用于支持向量机模型的构建,最后通过一实例验证该模型的有效性-Gray theory is the eighties of last century developed a new discipli
vhdl
- 由两个与门和一个或非门构成的电路,其中A、B、C、D是输入,F是输出。-Two AND gates and a NOR gate circuit constituted, in which A, B, C, D is the input, F is the output.
gate
- 用verilog编写,与或非门的演示程序,编程环境是xilinx ise10.1.-Prepared using verilog, or non-doors demo program with the programming environment is the xilinx ise10.1.
adder1
- 此源代码是基于Verilog语言的“与-或-非”门电路 、用 case语句描述的 4 选 1 数据选择器、同步置数、同步清零的计数器 、用 always 过程语句描述的简单算术逻辑单元、用 begin-end 串行块产生信号波形 ,有广泛的应用,比如编码器领域。-This source code is based on the Verilog language, " and- or- not" gate, with the case statement described in
shiziluoji
- 三位二进制加1与加2计数器 :三位二进制模5计数器。当外部输入X = 1时,计数器加2计数;外部输入X = 0时,计数器加1计数。“模5”为逢“5”进1计数。 原始条件:使用D触发器( 74 LS 74 )、“与”门 ( 74 LS 08 )、“或”门( 74 LS 32 )、非门 ( 74 LS 04 ),设计三位二进制模5计数器。 -The three binary counter plus 1 and plus 2 : three binary mod 5 counter. X =
lab1
- 本实验主要设计基本的门电路,包括两输入与门,两输入与非门,两输入或门,两输入 或非门,两输入异或门,两输入同或门。-In this study, the basic design of the main gates, including two input AND gate, two input NAND gate, two input OR gate, the two input NOR gate, the two input XOR gate with two input OR gate
basic_gate
- 用vhdl语言编译基础门电路 包括 与门 或门 非门-Basis using vhdl language compiler and the door or gate, including gate NOT gate
BL75R04
- 继上次源码开放后,本次把BL芯片信息公开下载,供大家与程序操作 BL75R04SM 是遵从 ISO/IEC15693 无线接口的2Kbit 电子标签芯片。可制作成电子 标签或非接触卡,主要适用于大中型物流、商品防盗防伪、工业控制、门禁系统、军 事跟踪、路桥收费、畜牧养殖、图书文档管理、特种设备和金融票据等领域。具备防 2 冲突功能,读写器能同时快速处理多个芯片。片内2K 位 E PROM,分成64block, 每 block 有4 字节的数据存储区,
test--and-gate-or-gate-not-gate
- 检测与门、或门、非门等门电路芯片是否正常的程序-Whether the normal procedure of detect AND gate, OR gate, NAND gates gate circuit chip
verilog_stand_cell_lib
- verilog 门级设计及仿真标准单元库,包含142个基本的逻辑门单元。可用于VERILOG开发实现与或非、加法、减法、累加等基本的逻辑运算单元,实现精确的逻辑仿真。-verilog gate-level design and simulation of a standard cell library contains 142 basic logic gate unit. VERILOG implementation and can be used to develop or, addition
PICl6F72
- 单片机PICl6F72是目前电瓶车控制器主流控制芯片,配合2只74HC27(3输入或非门电路);1只74HC04D(反相器);1只74HC08D(双输入与门)和一片LM358(双运放),组成一款比较典型的无刷电瓶车控制器,具有60°和120°驱动模式自动切换功能-Electric vehicle controller chip PICl6F72
vhdl-Classic-examples
- 提供了很多常用的硬件描述语言的算法,如移位器,计算器,与或非门的基本写法-Provides many commonly used algorithms hardware descr iption language, such as shifters, calculators, and basic wording of NOR gates, etc.
luoji
- 通用逻辑门电路转换,逻辑门仿真,与或非,同或,异或及综合门-logic digital
test3
- 本实验的任务就是利用 Quartus II 软件的文本输入,产生一个基本触发器, 触发器的形式可以是与非门结构的,也是可以或非门结构的。实验中用按键模块 的用键 7 和键 8 来分别表示 R 和 S,用 LED 模块的 LED D1 和 LED D2 分别表示 Q 和Q 。在 R 和 S 满足式( 2)的情况下,观察 Q 和Q 的变化。-The experiment task is to use Quartus II software, text input, generates a
实验1
- 用verilog语言实现译码器,包含数据流文件(Achieve decoder with verilog language, including experimental data stream file)