搜索资源列表
OV7620_TEST
- FPGA驱动OV7620程序代码,SCCB部分由单片机完成,FPGA负责完成图像处理和TFT液晶的显示。经试验,效果不错!-FPGA-driven OV7620 code, SCCB completed in part by the microcontroller, FPGA responsible for the completion of image processing and TFT LCD display. The test, good results!
Aoscilloscopebasedonmsp430andFPGA
- 一款基于msp430fg4618单片机及ep1c6q340c8 fpga的简易示波器实现方案-A msp430fg4618 Microcontroller and ep1c6q340c8 fpga based on the simple realization of the program oscilloscope
bwcfq
- 纯组合逻辑构成的乘法器虽然工作速度比较快,但过于占用硬件资源,难以实现宽位乘法器,基于PLD器件外接ROM九九表的乘法器则无法构成单片系统,也不实用。这里介绍由八位加法器构成的以时序逻辑方式设计的八位乘法器,具有一定的实用价值,而且由FPGA构成实验系统后,可以很容易的用ASIC大型集成芯片来完成,性价比高,可操作性强。-err
FPGA_AVR_timer
- 实现FPGA和AVR之间的简单通信,有FPGA产生时间信号,AVR单片进行出来 和显示-Between the FPGA and AVR to achieve simple communications, and have time FPGA signal, AVR-chip to come out and display
yiwei2
- 16位并行数据转换成串行数据,适用于FPGA与单片几之间的通信问题 (VHDL 编程)-FPGA VHDL
FPGA
- 有关FPGA的一些资料以及个别源程序,编辑环境为quartus 主要有:电子设计竞赛优秀论文 ----相位测量仪 采用高速AD的存储示波器设计 基于FPGA的多种分频设计与实现 兼容ALTERA公司的USB Blaster下载线的原理图和PCB文件 FPGA与单片机的接口程序 FPGA的大量课件和实验源代码资料 FPGA七段译码器的设计 QuartusII学习资料-FPGA QuartusII
ViterbiFPGA
- 探讨了CDMA 数字移动通信中的差错控制问题, 研究用约束度K = 9 的卷积编码 和最大似然V iterbi 译码的差错控制方案. 在V iterbi 译码算法中, 提出了原位运算度量、保 存路径转移过程和循环存取幸存路径等方法, 能有效地减少存储量、降低功耗, 使得K = 9 的V iterbi 译码算法可在以单片XC4010 FPGA 为主的器件上实现, 其性能指标符合CD2 MA 数字移动通信IS 95 标准要求. 文中给出了实测的算法性能, 讨论了FPGA 具体实现
FPGA-contronl
- 单片价c8051与FPGA的SPI接口通信,近端机与光口通信控制-Price c8051 and the FPGA-chip SPI interface communication, the proximal port communication control unit and light
DDS_SOPC
- 介绍了一种基于DDS/ SOPC技术的谐波信号发生器的设计方案, 详细论述了DDS的 工作原理及SOPC的设计过程。在设计中将DDS模块和MCU模块集成到一个单片FPGA上, 使设计出的系统具有集成度高、灵活性好等优点。-This paper presents a design of harmonic signal generator based on DDS/SOPC technology, particularly discussed the principle of DDS a
BFPGA_AVR_time
- 实现FPGA和AVR之间的简单通信,有FPGA产生时间间信号,AVR单片进行出来 和显示, -Simple communication between the FPGA and AVR FPGA generate signals in the time between AVR monolithic carried out and display
8051_IP_DOC
- K8051单片机是以由VQM原码(Verilog Quartus Mapping File)表达的,在QuartusII环境下能与VHDL、Verilog等其他硬件描述语言混合编译综合,并在单片FPGA中实现全部硬件系统,并完成软件调试。-K8051 microcontroller in by the the VQM original code (Verilog Quartus Mapping File) expression, can under in QuartusII environmen
CH376_CODE
- CH376 U盘控制芯片驱动,在FPGA的SOPC平台上调试的,也可以稍加修改就可用在单片机上,串口、SPI、并口三种通信接口选择。-CH376 U disk drive controller chip, the SOPC platform on FPGA debugging can also be slightly modified can be used on single-chip, serial, SPI, three parallel communication interface s
LM3S_EPI
- LM3S系列单片,EPI总线应用,8位,通用模式,可用于与FPGA通信,最大时钟28M左右-Bit, generic model that can be used to communicate with the FPGA, the maximum clock around 28M
ALINX9226_406
- 采用了两片 ADI 公司的 AD9226, 此芯片是一款单芯片、 12 位、 65 MSPS 模数转换器( ADC),采用单电源供电,它数据速率达 65 MSPS。该资料基于fpga采用verilog语言实现编程。-Using two ADI' s AD9226, this chip is a single chip, 12, 65 MSPS ADC (ADC), a single power supply, which speeds up data 65 MSPS. The data b
Zet-1.3.1
- 在单片FPGA上实现九十年代初期PC,可安装Windows3.1及其他DOS系统。SOC中包含以80286(cpu),中断控制器,显示控制器(VGA),声音控制器,PS2(鼠标,键盘)等。是了解计算机历史变迁及学习SOC设计的重要资料!(ZET aims to implement an early 90`s PC on FPGA.Which include a 80286(cpu),interrupt controller,display card(VGA),sound card,PS2 int
ug947-vivado-partial-reconfiguration-tutorial
- PGA动态重构技术正适应了这种要求,用有限的资源去实现更大规模的逻辑设计,大大提高了资源利用率。但它决不仅仅是一种新型功能电路的应用,其涉及数字系统设计方法、设计思想的变革,可以使数字系统单片化的设计从追求逻辑规模转向追求逻辑的分时复用;从专用的固定功能逻辑系统转向功能可自适应进化的逻辑系统。动态重构技术是未来FPGA研究和使用方向