搜索资源列表
4路抢答器源程序+仿真
- 4路抢答器源程序+仿真 4路抢答器源程序+仿真 4路抢答器源程序+仿真
ewbqiangdaqi
- 基于EWB平台实现多路智力抢答器系统的建模与仿真-EWB-based platform for the realization of multi-channel intelligence Answer System Modeling and Simulation
bbb
- 基于VHDL的数字竞赛抢答器的设计及其仿真-Based on the figure competition Answer VHDL Design and Simulation
qiangda
- 利用单片机做的抢答器,有程序和PROTUES仿真图。-qiangdaqi with 51mcu
qda
- 三路智力竞赛抢答器,利用VHDL设计抢答器的各个模块,并使用EDA 工具对各模块进行仿真验证。智力竞赛抢答器的设计分为四个模块:鉴别锁存模块;答题计时模块;抢答计分模块以及扫描显示模块。把各个模块整合后,通过电路的输入输出对应关系连接起来。设计成一个有如下功能的抢答器: (1)具有第一抢答信号的鉴别锁存功能。在主持人发出抢答指令后,若有参赛者按抢答器按钮,则该组指示灯亮,数码管显示出抢答者的组别。同时电路处于自锁状态,使其他组的抢答器按钮不起作用。 (2)具有计分功能。在初始状态时,主持
show
- 用proteus仿真实现四路智能抢答器设计-show
16luchangdaqi
- 是一个十六位抢答器的设计,是用c写的,而且还有仿真图-Answer 16 is a design, is written in c, but also the simulation of Figure
design_and_analysis_of_the_Intelligence_Responder.
- 智力抢答器设计与vhdl代码实现 系统仿真/硬件验证 -design_and_analysis_of_the_Intelligence
qiangdaqi
- 四人抢答器,已通过编译,仿真,包括抢答识别、计分、计时、数字显示等功能。-Four Responder, has passed the compilation, simulation, including the answer in his identification, scoring, timing and digital display.
vhdl
- 抢答器的vhdl设计 设计任务: (1)设计一个可容纳4组参赛的数字式抢答器,每组设一个按钮,供抢答使用。 (2)抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。 (3)设置一个主持人“复位”按钮。 (4)主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,由指示灯显示抢答组的编号,同时扬声器发出2~3秒的音响。 扩展功能: (5)设置一个计分电路,每组开始预制100分,由主持人计分,答对一次加10分,答错一次减10分。 计要求: (1
qiangdq
- 用vhdl编写的抢答器程序,用FPGA来实现仿真、应用。适合于初学者-Responder using vhdl written procedures to implement using FPGA simulation applications. Is suitable for beginners
qiangdaqi_8
- 基于单片机的8路竞赛抢答器,包括源程序和Proteus仿真电路图,欢迎下载。-Based on SCM and road race vies to answer first, including the source program and Proteus simulation diagram, welcome to download.
szqdq
- 学校的数电课程设计,我做的是数字抢答器,这份试验报告里有电路图和仿真,仿真环境是能支持ewb的工具就行,仿真没问题,就是实际连线的时候要注意不要连错就OK了-The number of school electricity curriculum design, I have to do is figure Responder, this test report, there are circuit diagrams and simulation, simulation environment i
qiangdaqi
- 89c51控制点抢答器,有主持人控制和客户控制,有抢答和答题时间数码管显示,答题时间到有二极管和蜂鸣器提示 有仿真文件 proteus-89c51 control point Responder, a host control and customer control, there is answer in and answer time digital display, the time to answer a diode and buzzer prompts a simulation fil
8qiangdaqi
- 8路抢答器仿真,vbaffwefaergae-8dan pian ji qiang da qi
Multisim八路抢答器设计与仿真
- 基于Multisim的多路抢答器仿真(Simulation of multi responder based on Multisim)
仿真图
- 以AT89C51单片机为核心设计的八路抢答器方案是: (1)抢答器同时供8名选手或8 个代表队比赛,分别用8 个按钮S0-S7表示。 (2)抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30 秒)。 (3)当主持人启动"开始"键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5 秒左右。 (4)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 (5)如果定时时间
单片机抢答器设计
- 使用单片机在protues在仿真平台上制作一款抢答器,融合了定时中断与外部中断。(Using a single chip computer in the simulation platform in the production of a PACER with the timing and external interruption.)
抢答器
- 多个人抢答的抢答器包括C51源代码 和可行的仿真文件(The code of the responder is a simulation file)
六人抢答器
- 数字式竞赛抢答器主要由74 系列集成电路组成。该抢答器除具有基本的抢答功能外, 还能实现定时、报警和抢答信号的鉴别和首个抢答锁存等抢答相关的多功能。在初始状态主持人掌握整个抢答电路的复位键个开始抢答键,在抢答开始的时候,主持人先将电路复位,接着按下开始键,即可进入30s常规抢答;若在按下开始键之前抢答者按下按钮,电路则会报警(所对应的组的led灯将会点亮),电路将自动扣去提前抢答的组的10分。在有人抢答到后,电路会锁存第一个抢答到的组号,并进入120s答题时间,答对加分,答错则扣分。6个组别原始