搜索资源列表
BOXING
- 可编程逻辑器件画时序图的工具软件,便于大家设计时使用!
J2EE
- 基于J2EE架构的在线考试系统的设计与实现 本论文实现了一个基于J2EE平台的在线考试系统设计方案,整合了XML技术,构造了基于J2EE企业Web体系结构的分布式系统,使其成为一个分布式的跨平台系统。同时借助Rose工具将UML语言和Web应用开发结合起来,进行可视化建模,利用UML的用例图、类图、时序图、合作图、组件图和部署图等,定义系统需求,描述系统设计,将Web页面、组件对象、数据表和数据库都作为类或对象,按照 真实世界的观点进行建模,依据软件工程学的观点制定设计开发步骤。本系统以
MSP430F149_AT24C02
- 本程序使用MSP430F149控制IIC总线EEProm AT24C02;MCU的通用输入输出(GPIO)端口P1.2、P1.3 与AT24C02 的SCL、SDA端口相连接构成I2C总线,因为MSP430F149 内部没有专用的I2C接口电路,所以只能用IO端口来模拟I2C时序从而实现对EEPROM的读写操作。从图 3.3 中我们可以看到EEPROM地址选择端口A0~A2 都外接低电平,所以进行I2C通信时,EEPROM的从机地址是唯一的,即A0~A2 所对应的地址控制位均为 0。 因为A
CPLDexperiment
- 本实验教程选用Xilinx公司的产品X9572,与之配套的开发软件为ISE4.1i,可进行原理图的输入和VHDL硬件描述语言的输入,并且可利用Modelsim进行功能仿真和时序仿真。
长途汽车站车辆管理系统
- 长途汽车站车辆管理系统,包括用例图、时序图、协作图、活动图
TimingDesigner.rar
- IC领域的时序图作图软件,简单方便,英文版,无需注册,已经破解,IC timing diagram mapping the field of software, simple English, are not required to register, has been cracked
AndyTiming
- andytiming软件,可以直接使用,用于画时序图,简单易行-andytiming software can be used directly, used to draw timing diagrams, simple
IIC_JPG
- I2C时序图.想通过软件实现I2C总线通讯的朋友一定需要它-I2C timing diagram. Would like to achieve through software I2C bus communication it must be a friend
library
- 一个UML的实例,里面系统功能分析,用例图,时序图,状态图都清清楚楚,用的是Trufun Plato 2007开发的,非常好用的软件-Example of a UML, which system analysis, use case diagram, timing diagram, state diagrams are clear, using a development Trufun Plato 2007, very easy to use software
ISE
- 介绍Xilinx公司FPGA/CPLD的集成开发环境——ISE软件的简单使用,该软件环境集成了FPGA的整个开发过程所用到的工具。主要介绍了用VHDL、VerilogHDL、原理图以及用ModelSim 仿真工具对设计进行功能仿真和时序仿真以及将数据流文件加载到FPGA等方面的内容。-Xilinx Inc. introduced FPGA/CPLD integrated development environment- ISE software simple to use, the softwa
SoftwareEngineeringChattingroom
- 软件工程课程设计报告,包括具体的需求分析和个各类的时序图-Software engineering curriculum design reports, including the specific needs analysis and timing diagram of various types of
softwareengineering
- 软件工程学中学习用例图的建立和时序图的建立大作业的代码-Software engineering learning and use case diagrams of the establishment of a large operation timing diagram code
RXD-TXD
- 有效,即允许RXD发送数据,同时,允许从TXD端输出移位脉冲。第一帧(8位)数据发送完毕时,各控制信号均恢复原状态,只有TI保持高电平,呈中断申请状态。第一个74HC164把第一帧数据并行输出,LED1显示该数据(发送时序如图2所示)。然后,用软件将TI清零,发送第二帧数据。第二帧数据发送完毕,LED1显示第二帧数据,第一帧数据串行输入给第二个74HC164,LED2显示第一帧数据。依此类推,直到把数据区内所有数据发送出去。应该注意,数据全部发送完后,第一帧数据在最后一个LED显示。由于TXD端
TLV320AIC23and5409
- 介绍TI公司的立体声音须CoDEcTLV320A工c23芯片的功能、内部结构、引脚排列 给出通 过DSP串行口配置它所特有的内部控制寄存器的方法,使得设计更加灵活 可以实现和DSP 无缝接口 从硬件和软件两个方面,结合该芯片串行口工作时序图,讨论与TMs32ovc5409 DSP的接口设计。 -Introduce TI' s stereo sound chip c23 be CoDEcTLV320A work function, internal structure, pi
draw-waveform-software
- 用于画出各种时序图的软件。通过简单的操作就可以画出复杂时序图形。-Used for draw waveform software.
Book
- 软件工程实验课,图书管理系统的mdl文件,包括用例,状态图,时序图等。以及实验报告和导出的C++代码。-Mdl files of software engineering experiment course, the library management system, including use cases, state diagram, timing diagram. Lab report and export C++ code.
Software-engineering
- 软件工程的课程设计,其中有时序图,用例图,类图。-Software engineering course design, including timing diagrams, use case diagram, class diagram.
CPU
- 使用QuartusII软件,利用VHDL语言设计实现CPU,其中包含时序图仿真。-Using software QuartusII, using VHDL language to design the CPU, which contains sequence diagram simulation.
calculator
- 该文件是《软件工程》的课程设计。 我设计的是一个用java编写的计算器。 这个文件是计算机的软件设计模型,含有用例模型,分析类图,领域模型,设计模型,事务包,时序图等多个模块-The file is a " software engineering" course design. I designed is a java prepared by the calculator. This file is a computer software design model,
Mathematica_11.3.0_Keygen
- 画时序图使用的软件,FPGA/逻辑开发者好朋友,亲试好用。(The software used for drawing sequence diagram)