CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 锁频环

搜索资源列表

  1. ACarrierTrackingAlgorithmBasedOnFPLL

    2下载:
  2. 介绍了一种基于锁频锁相环(FPLL)的载波跟踪算法。频率跟踪模块可以适应较大动态范围的频率变化,基于软件的数控振荡器(NCO)模块可以达到极高的频率跟踪精度。由于有锁频环的频率牵引,锁相环路滤波器可以设计得很窄,具有很好的抑噪性能,满足精确跟踪载波相位的要求。因此,该基于FPLL的载波跟踪算法可以适应信号存在较大的动态范围和噪声干扰的应用环境;同时,其鉴频鉴相算法表达式简单,易于用可编程数字器件实现。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:158.82kb
    • 提供者:何宁
  1. MSP430c

    0下载:
  2. MSP430常用模块程序,采用c语言编写 分为:调试程序 框架程序 异步串行通信程序(点对点通信) 异步串行通信程序(地址位模式多机通信) 异步串行通信程序(空闲模式多机通信) 定时中断程序 PWM输出程序 捕获脉冲信号周期程序 软件模拟异步串行通信程序 基本定时器程序 FLASH擦写程序 非行列式键盘程序 行列式键盘程序 DMA数据传输程序 软件模拟IIC总线读写24C02程序 FLL+锁频环程序
  3. 所属分类:微处理器(ARM/PowerPC等)

    • 发布日期:2008-10-13
    • 文件大小:365.32kb
    • 提供者:tangliang
  1. MSP430

    0下载:
  2. 430例程调试程序 |——5-1 框架程序 |——6-1 异步串行通信程序(点对点通信) |——6-2 异步串行通信程序(地址位模式多机通信) |——6-3 异步串行通信程序(空闲模式多机通信) |——7-1 定时中断程序 |——7-2 PWM输出程序 |——7-3 捕获脉冲信号周期程序 |——7-4 软件模拟异步串行通信程序 |——7-5 基本定时器程序 |——8-1 FLASH擦写程序 |——8-2 非行
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:312.88kb
    • 提供者:xiaxinjiang
  1. 锁相环计算

    0下载:
  2. 这是我编写的计算锁相环分频数的一个工具-This is my calculation prepared by the sub - PLL frequency of a tool
  3. 所属分类:通讯编程

    • 发布日期:2008-10-13
    • 文件大小:848.69kb
    • 提供者:孟松
  1. 数字Costas环的设计与实现

    1下载:
  2. 针对扩频系统的载波同步, 研究了数字Costas 环的设计和实现方法。介绍了数字Costas 环的结构、实现载波同步的基本方法。以二阶环为例, 分析了数字锁相环的环路滤波器的参数设计方法, 为数字Costas 环的设计提供了参考。提出了在高速信号处理板(以FPGA 和DSP 为基础) 中数字Costas 环的实现方案, 经工程验证, 能够实现载波同步, 解调出所需信号.
  3. 所属分类:报告论文

  1. Tracking

    2下载:
  2. 实现gps卫星的跟踪功能。载波跟踪环采用锁频环辅助下的锁相环,码跟踪环采用延迟锁相环。-Gps satellite tracking to achieve. Carrier tracking loop using the aid of frequency-locked loop PLL, code tracking loop using delay locked loop.
  3. 所属分类:GPS develop

    • 发布日期:2017-03-31
    • 文件大小:3.08kb
    • 提供者:zhangting
  1. inverterPLL

    3下载:
  2. 逆变器软件锁相环,可是现在逆变器 输出电流与市电电压的同频同相-Software phase-locked loop inverter
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-06
    • 文件大小:101.39kb
    • 提供者:大洋
  1. FLL

    2下载:
  2. 自己做的锁频环的实现源码,希望对正在设计锁频环的人有所帮助-Own frequency-locked loop to achieve source, in the hope of people being locked loop design help
  3. 所属分类:matlab

    • 发布日期:2017-04-03
    • 文件大小:1.48kb
    • 提供者:xuzhipeng
  1. fq_div

    0下载:
  2. pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频-pll 64 multiplier PLL multiplier used to achieve so as to achieve the sub-band of frequencies
  3. 所属分类:MiddleWare

    • 发布日期:2017-04-04
    • 文件大小:2.66kb
    • 提供者:leo
  1. phase_lock_vhdl

    0下载:
  2. 在VHDL下实现锁相环的源码和说明文档.通常用于分频或倍频时进行相位锁定.-To achieve phase-locked loop in the VHDL source code and documentation. Normally used when the frequency or frequency-doubling phase locked.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-26
    • 文件大小:164.69kb
    • 提供者:刘科
  1. FrequencySynthesisbyPhaseLock

    0下载:
  2. 书籍频综和锁相环的Matlab源代码,对频综和锁相环的设计很有帮助;-Books PLL Frequency Synthesizer and the Matlab source code for PLL Frequency Synthesizer Design and helpful
  3. 所属分类:matlab

    • 发布日期:2017-04-17
    • 文件大小:488.46kb
    • 提供者:wujianfeng
  1. chenggong1204

    0下载:
  2. 用单片机控制锁相环,倍频数由外设键盘输入,输了频率范围0.1KHZ到80KHZ-89C51+PLL
  3. 所属分类:SCM

    • 发布日期:2014-11-09
    • 文件大小:1.65kb
    • 提供者:wangbing
  1. dig_pll

    0下载:
  2. 一个简易的数字锁相环,可以产生一个与输入同频同相的输出时钟-A simple digital PLL can generate an input in phase with the same frequency output clock
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:20.74kb
    • 提供者:刘伟
  1. Frequencylockloop

    1下载:
  2. 仿真GPS接收机中的锁频环功能,与硬件设计十分相似,稍作改动即可实现锁相环功能-Simulation of GPS receiver in frequency-locked loop functions, and hardware design is very similar, minor modifications to achieve phase-locked loop function
  3. 所属分类:matlab

    • 发布日期:2017-04-04
    • 文件大小:1.51kb
    • 提供者:张宁
  1. verilog_PLL

    0下载:
  2. 全数字锁相环的verilog源代码,包括鉴相器,K变摸可逆计数器,加减脉冲器和N分频器。已经仿真实现。(All digital phase-locked loop Verilog source code, including phase discriminator, K variable touch reversible counter, add and subtract pulse and N frequency divider. Have been implemented by simula
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-21
    • 文件大小:11kb
    • 提供者:小米1
  1. ADF4110_4111_4112_4113

    0下载:
  2. 基于单片机的锁相环编程,锁相环可用于倍频和锁相。(PLL programming based on single chip microcomputer, PLL can be used for frequency doubling and phase locking.)
  3. 所属分类:其他

    • 发布日期:2017-12-19
    • 文件大小:423kb
    • 提供者:JIUJIUJIUGUA
  1. 任务四 Gardner位同步算法与锁相环联合仿真

    7下载:
  2. Gardner位同步算法与锁相环的联合仿真程序.加入了时偏和频偏,能很好地锁定时偏和频偏,得到最佳采样输出。(Gardner bit synchronization algorithm and phase-locked loop joint simulation program, adding time offset and frequency offset, can well lock the bias and frequency offset, get the best sampling o
  3. 所属分类:通讯编程

    • 发布日期:2018-01-04
    • 文件大小:2.46mb
    • 提供者:fan_xianbao
  1. dpll源程序

    0下载:
  2. 一种设计数字锁相环的思路,包含异或鉴相器、k模可逆计数器、脉冲加减计数器、N分频器等,实现相位的锁定。(A design of digital phase locked loop (PLL) consists of a phase discriminator, a K mode reversible counter, a pulse addition and subtraction counter, a N frequency divider and so on, to lock the pha
  3. 所属分类:硬件设计

    • 发布日期:2018-04-30
    • 文件大小:1kb
    • 提供者:和风5254
  1. 锁相环频率合成

    0下载:
  2. 基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。(Design of PLL Frequency Synthesizer Based on 51 single chip microcomputer. Using PLL integrated chip CD4046, programmable frequency division chip CD4522 (M
  3. 所属分类:单片机开发

    • 发布日期:2018-05-03
    • 文件大小:52kb
    • 提供者:帅帅不菜
  1. BDStracking

    1下载:
  2. 究采用锁频环和锁相环相结合的方法来实现载波跟踪(The configuration of carrier tracking, which combining FLL with PLL.)
  3. 所属分类:其他

    • 发布日期:2018-05-04
    • 文件大小:5kb
    • 提供者:慧美xk
« 12 3 4 5 6 »
搜珍网 www.dssz.com