CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 16 bit processor design

搜索资源列表

  1. cpu

    0下载:
  2. 给定指令系统的处理器设计,指令字长16位,包含10种操作-Given instruction processor design, 16-bit instruction word length, contains 10 kinds of operations
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1.04mb
    • 提供者:姜健
  1. GraduationProject

    0下载:
  2. 进行了一个8位CISC处理器的设计与实现,该微处理器含有计算机基本的功能模块,并对存储器进行了层次化设计。指令系统中的指令分为四大类共十六条,其中包括算术逻辑指令、I/O指令、访存、转移指令和停机指令。在处理器的实现过程中,首先给出了数据通路结构,然后采用VerilogHDL进行硬件电路描述,并对每一个模块进行功能仿真以验证设计的正确性。最后对整个处理器执行程序进行指令验证,并得到综合后的网表。-Conducted an 8-bit CISC processor design and imple
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:505.86kb
    • 提供者:李东升
  1. ARM_develop

    0下载:
  2. ARM应用系统开发详解全集 本书在全面介绍 ARM 处理器的体系结构、编程模型、指令系统和开发工具的同时,以 Samsung 公司的一款基于以太网系统的 ARM 处理器-S3C4510B 为核心,详细讲解系统的 设计、调试,以及相关的软件设计和嵌入式操作系统的移植过程。通过阅读本书,可以使具备一定的系统设计能力的读者全面掌握开发基于 ARM 微处理器系统的多方面知识,从而具备设计开发基于 ARM 微处理器的特定应用系统的能力。 本书可作为基于 ARM 的软件编程和硬件系统设计的
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-09
    • 文件大小:2.14mb
    • 提供者:zhaoxuemin
  1. zxcpu

    0下载:
  2. 用VHDL语言设计了一个含10条指令的RISC处理器。假定主存可以在一个始终周期内完成依次读写操作且和CPU同步,系统使用一个主存单元。处理器指令字长16位,包含8个通用寄存器,1个16位的指令寄存器和一个16位的程序记数器。处理器的地址总线宽度16位。数据总线宽度16位,取指和数据访问均在一跳蝻数据总线。处理器支持包含LDA,STA,MOV,MVI,ADD,SUB,AND,OR,JZ,JMP十条指令。其中仅有LDA和STA是访存指令。-VHDL language design with a R
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.03mb
    • 提供者:zhaoshu
  1. ADI-DMM-

    0下载:
  2. 本项目充分地利用了DSP 强大的信号处理能力和现代数值分析方法。设计了 电能表前端采样及计量模块的硬件,以及一套符合国标GB/T 17883-1999 的0.2S 级精度要求的算法,同时扩展了谐波分析功能。系统概述为:三相电压、电流 AD 采样,采样数据通过串口送至处理器(DSP),由DSP 对采样数据作电参数计 量和谐波分析,处理结果通过定制LCD 显示,并通过脉冲口发出有功、无功校 表脉冲。DSP 采用ADI 公司的BLACKFIN531-16 位定点芯片,最高处理能力可
  3. 所属分类:DSP program

    • 发布日期:2017-03-27
    • 文件大小:665.51kb
    • 提供者:李易
  1. RISC-CODE

    0下载:
  2. Design and Implementation of 16 Bit RISC Processor
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-27
    • 文件大小:16.14kb
    • 提供者:ramana
  1. Three-phase-smart-meter-design

    0下载:
  2. 充分地利用了DSP强大的信号处理能力和现代数值分析方法。 设计了电能表前端采样及计量模块的硬件,以及一套符合国标GB/T 17883-1999的 0.2S 级精度要求的算法,同时扩展了谐波分析功能。系统概述为:三相电压、电流 AD 采样,采样数据通过串口送至处理器(DSP),由 DSP 对采样数据作电参数计 量和谐波分析,处理结果通过定制 LCD 显示,并通过脉冲口发出有功、无功校 表脉冲。DSP 采用 ADI 公司的 BLACKFIN531-16 位定点芯片,最高处理能力可
  3. 所属分类:software engineering

    • 发布日期:2017-05-03
    • 文件大小:665.47kb
    • 提供者:jz
搜珍网 www.dssz.com