CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 2HZ

搜索资源列表

  1. ADF

    0下载:
  2. 了解减法分频电路的设计。 (2)内容:分析例2.8程序的原理,给出其仿真结果,说明语句的功能。可以改变程序中的分频比。引脚锁定可参考图2.9。 (3)说明:将CLK2的跳线冒连在2Hz上 。LED1指示输入频率,LED2分频后的结果。可以看到LED1每闪烁6下,LED2闪烁一下,因为是6分频电路。
  3. 所属分类:数据结构常用算法

    • 发布日期:2008-10-13
    • 文件大小:3175
    • 提供者:chenxc0820
  1. clock

    0下载:
  2. 电子秒表的设计 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断,作为定时信号。可用 5945ms作基本计时单位。 用BIOS调用INT
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:2004
    • 提供者:卢春
  1. dianzibiao

    0下载:
  2. 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断,作为定时信号。可用 5945ms作基本计时单位。 用BIOS调用INT 1AH可以取得该定
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:2018
    • 提供者:肖勋
  1. 99

    0下载:
  2. 电子秒表的设计 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:1537
    • 提供者:89
  1. 分频器FENPIN1

    0下载:
  2. EDA中常用模块VHDL程序,不同时基的计数器由同一个外部是中输入时必备的分频函数。分频器FENPIN1/2/3(50分频=1HZ,25分频=2HZ,10分频=5HZ。稍微改变程序即可实现)-EDA VHDL modules commonly used procedure, the time - with a counter by the external input is required when the sub-frequency functions. Frequency Divider
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3131
    • 提供者:李培
  1. 10fenpingqi

    0下载:
  2. 1、分别用IF语句和CASE语句设设计一个10分频器。 2、设计一个24进制加法计数器。 3、设计一个有使能端控制的4位减法计数器。 4、用case语句设计一个3-8译码电路 5、用CASE语句设计一个共阳极的七段译码电路。 6、已知输入信号为6MHZ,现需要输出2HZ信号,分别用if语句和CASE语句设计能实现该功能的电路 7、已知输入信号为9HZ,现需要输出2HZ信号,分别用if语句和CASE语句设计能实现该功能的电路 -1, respectively, with
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:1832
    • 提供者:fox
  1. digital_frequency_meter

    0下载:
  2. 基于AT89S52和LCD1602的简单数字频率计,测量范围在0.2Hz到500kHZ之间,精度随频率有所变化。压缩包内包含Keil环境下的C语言源代码,以及Proteus仿真文件-Based on AT89S52 and LCD1602 a simple digital frequency meter to measure the range of 0.2Hz to 500kHZ between the precision with frequency change. Compressed p
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:56150
    • 提供者:chh513
  1. jtd

    0下载:
  2. 本实验要完成任务就是设计一个简单的交通灯控制器,交通灯显示用实验箱的交通灯模块和七段码管中的任意两个来显示。系统时钟选择时钟模块的1KHz 时钟,黄灯闪烁时钟要求为2Hz,七段码管的时间显示为1Hz 脉冲,即每1s 中递减一次,在显示时间小于3 秒的时候,通车方向的黄灯以2Hz的频率闪烁。系统中用S1 按键进行复位。-To complete the tasks in this experiment is to design a simple traffic light controller, t
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:41984
    • 提供者:卢陶
  1. div_2m_to_2

    0下载:
  2. 将2MHz信号分频成2Hz信号的分频器,多用于指示灯的显示,实际使用过。-2MHz to 2Hz divider
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:657
    • 提供者:吴次仁
  1. QPSKsimulation

    0下载:
  2. QPSK信号在MATLAB上的仿真代码,载波频率为10HZ,信息速率为1Baud,信号经过带宽为2HZ的系统。-QPSK signal in the simulation of MATLAB code, the carrier frequency to 10HZ, the information rate of 1Baud, signal bandwidth of the system 2HZ.
  3. 所属分类:matlab

    • 发布日期:2017-03-31
    • 文件大小:706102
    • 提供者:小武
  1. time_varying_multipath_channel

    0下载:
  2. 单频信号经过多径时变信道后,输出信号的包络随时间随机起伏,输出信号的频谱从冲激谱变成一个窄带频谱。径数位20,变化频率从0—2HZ随机均匀抽取。-Single-frequency signal through time-varying multipath channel, the output signal envelope random fluctuations over time, the output signal from the impulse of the spectrum into
  3. 所属分类:Communication

    • 发布日期:2017-04-02
    • 文件大小:591
    • 提供者:superfeige
  1. zuoxishizhong

    0下载:
  2. 科技的进步需要技术不断的提升。一块大而复杂的模拟电路花费了您巨大的精力,繁多的元器件增加了您的成本。而现在,只需要一块几厘米见方的单片机,写入简单的程序,就可以使您以前的电路简单很多。相信您在使用并掌握了单片机技术后,不管在您今后开发或是工作上, 一定会带来意想不到的惊喜。 以凌阳16位单片机SPCE061A为核心控制器件的作息时间控制钟,由键盘、声音输出模块和指示灯三部分组成。它利用SPCE061A单片机的2Hz时基计时,进行年历计算,并用SPCE061A的语音功能将它报出来。SPCE061A
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:498503
    • 提供者:jasboo
  1. pingpang

    0下载:
  2. 本实验设计一个简单的乒乓球游戏机。它可由两个人进行游戏,游戏规则如下: 1.过早击球,对方获胜。 2.每次击球,若球飞出界外,对方获胜。 实验用6个状态代表乒乓球的运动轨迹,2个输出信号指示获胜方,2个输入信号代表双方的球拍,1个复位信号用于复位和准备发球。输入信号击球低有效。因为一般的开关在大约20ms内信号不稳定,存在所谓“开关抖动“,会产生多个脉冲影响电路的正常工作。所以含开关输入的设计需要作防抖处理,在本实验中可以用2Hz时钟采样击球信号实现防抖。 -The exp
  3. 所属分类:Other systems

    • 发布日期:2017-03-30
    • 文件大小:83234
    • 提供者:乐天猫
  1. SignalLampControl

    0下载:
  2. 系统所需执行的操作由相应的开关状态反映,所需控制的信号灯有仪表板左/右转弯绿色指示灯,车前部左/右黄色头灯、车后部左/右黄色尾灯和车后部左右红色刹车尾灯。各灯在闪烁时其频率为2Hz。-System for the implementation of the operation reflected by the corresponding switch state, the required control signals are dashboard left/right turn green l
  3. 所属分类:SCM

    • 发布日期:2017-04-10
    • 文件大小:1159
    • 提供者:琳琳
  1. chacha

    0下载:
  2. 单片机完成两个功能:电机测速与频率测量,电机测速部分:单片机输出脉宽可调的方波控制电机速度,同时数码管显示电机的速度值。频率计部分:单片机完成对外部信号频率的测量,测量范围从2hz到10mhz,并通过数码管显示频率值。-MCU to complete two functions: motor speed and frequency measurement, the motor speed parts: the microcontroller output square wave pulse wi
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:173170
    • 提供者:chacha`
  1. ARM7_test4

    0下载:
  2. 在Keil软件中编写基于定时器的LED闪烁程序,频率:D5为1Hz,D6为2Hz。-Keil software written in the timer LED flashing program based on the frequency: D5 is 1Hz, D6 is 2Hz.
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-04
    • 文件大小:406863
    • 提供者:李梦
  1. mb

    0下载:
  2. 秒表设计频率 f=1.1931816MHz。 定时器0输出方波的频率: fout=1.1931816/65536=18.2Hz 输出方波的周期Tout=1/18.2=54.945ms。 8253A每隔55ms引起一次中断,作为定时信号,5s/55ms=91,这样91次中断就是5秒的时间。 -Stopwatch design frequency f = 1.1931816MHz. Timer 0 output square wave frequency: fout = 1.193
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:327712
    • 提供者:lihaibin
  1. TM57PE12_SPEEDMODE_TM

    0下载:
  2. TM57PE12速度切换范例 PB1,PB2,PB3接按键K1,K2,K3; PB0,PA6,PA5接LED1,LED2,LED3; 快速模式下LED1闪,频率4HZ; 低速模式下LED2闪,频率2HZ- TM57PE12 speed switch example PB1, PB2, PB3 access keys K1, K2, K3 PB0, PA6, PA5 then LED1, LED2, LED3 LED1 flash fast mode, frequency
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:3133
    • 提供者:xyz2008
  1. square

    0下载:
  2. This program uses the 68681 timer to create a 2 Hz square wave on OP3
  3. 所属分类:SCM

    • 发布日期:2017-04-10
    • 文件大小:654
    • 提供者:izzeldin
  1. digital-clock

    1下载:
  2. 数字钟是计时仪器,它的功能大家都很熟悉。本实验对设计的电子钟要求为: 1.能够对s(秒)、min(分)和h(小时)进行计时,每日按24h计时制; 2.min和h位能够调整; 3.设计要求使用自顶向下的设计方法。 数字钟的功能实际上是对s信号计数。实验板上可提供2Hz的时钟,二分频后可产生s时钟。数字钟结构上可分为两个部分c计数器和显示器。计数器又可分为s计数器、min计数器和h计数器。s计数器和min计数器由6进制和10进制计数器构成,小时计数器较复杂,需要设计一个24(或12)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:11771
    • 提供者:hanbaoshuai
« 12 3 »
搜珍网 www.dssz.com