CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - EDA 数字频率计

搜索资源列表

  1. 课题:计数式数字频率的CPLD实现.rar

    1下载:
  2. 本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:
    • 文件大小:429.53kb
    • 提供者:
  1. FR

    1下载:
  2. 基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.14kb
    • 提供者:彭得
  1. aaa.rar

    0下载:
  2. EDA基于VHDL语言的数字频率计的设计及其仿真,EDA figure based on the VHDL language Cymometer Design and Simulation
  3. 所属分类:Document

    • 发布日期:2017-03-29
    • 文件大小:18.32kb
    • 提供者:孙天雨
  1. eda

    0下载:
  2. 基于EDA技术设计4位十进制数字频率计的系统方案-Based on EDA technology design four decimal system solutions Cymometer
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:104.64kb
    • 提供者:小草
  1. eda

    0下载:
  2. 课程设计要求设计并用FPGA实现一个数字频率计,功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的-Curriculum design to design and FPGA implementation of a digital frequency meter, function: frequency meter. With four shows that will automatically count 7 the results of the metric sys
  3. 所属分类:assembly language

    • 发布日期:2017-05-10
    • 文件大小:2.19mb
    • 提供者:崔晓进
  1. plj

    0下载:
  2. 数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了其功能。-Digital frequency meter is a kind of cyclical changes in the signal used to tes
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:577.64kb
    • 提供者:庄青青
  1. EDA-basedtechnologiessuchasprecisionmulti-function

    0下载:
  2. 在对三种测频方法进行分析的基础上,介绍了基于EDA技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。-Frequency of three methods of analysis based on EDA technology based on the principle of frequency measurement accuracy, etc.. AT89C51 give
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:132.87kb
    • 提供者:何蓓
  1. EDA

    1下载:
  2. 以前学EDA的时候做过的四个小程序,分别是24/12小时制数字钟、数字频率计、乐曲播放电路、多人智力竞赛抢答器-EDA previously done when the four small procedures are 24/12 hour digital clock, digital frequency meter, circuit music players and many more devices quiz Answer
  3. 所属分类:Other systems

    • 发布日期:2017-03-25
    • 文件大小:450.85kb
    • 提供者:王宇
  1. FPGA

    1下载:
  2. 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序-FPGA-based design of digital frequency meter 11, the use of VHDL hardware descr iption language design, and EDA (electronic design automation) tools with
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:650.38kb
    • 提供者:董晨晨
  1. shuzipingluji

    0下载:
  2. 基于EDA技术的数字频率计设计论文 我的毕设论文-The frequency meter EDA design thesis
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:114.42kb
    • 提供者:xingyao511
  1. FTCTRL

    0下载:
  2. 这个是数字频率计,是eda课程当中的一个实验题目-This is the digital frequency meter, which is an experimental eda subject of course
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:825.2kb
    • 提供者:phantom
  1. FPGAshizipinlvji

    0下载:
  2. EDA基于VHDL语言的数字频率计的设计及其仿真用来实现自动转换量程频率计控制器,该程序在可以再仿真器上仿真实现-EDA design and simulation of digital frequency meter based on the VHDL language used to implement automatic conversion range frequency meter controller, the program can emulator emulation to a
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:467.97kb
    • 提供者:罗先生
  1. pinlvji

    0下载:
  2. 简单介绍EDA技术的发展现状,着重介绍基于EDA技术的可编程逻辑器即八位数字频率计的设计方案选择、原理图设计输入、原理图编译和仿真等操作,比较完整的说明了八位数字频率计的功能与作用和使用QuartusII软件进行可编程逻辑器件设计的操作流程。 -A brief introduction of EDA technology development present situation, introduced the EDA technology based on programmable log
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:967.58kb
    • 提供者:zhanglun
  1. FPGA-based-frequency-counter

    0下载:
  2. 文章主要介绍了使用VHDL实现数字频率计的功能,其中包含了各部件的VHDL语言描述,仿真和大致硬件框图,对于初学EDA者大有帮助。-The article introduces the VHDL realization of the functionality of the digital frequency meter, which contains the hardware block diagram of the various components of the VHDL languag
  3. 所属分类:Project Design

    • 发布日期:2017-05-02
    • 文件大小:758.77kb
    • 提供者:金刚
  1. Digital-frequency-meter

    0下载:
  2. 设计了一种基于EDA的数字频率计,它主要采用的是测频法测量通常情况下,计算每秒内待测信号的脉冲个数,即闸门时间为1 s。所得的计数个数即为频率,然后输出给数码管显示。-It introduces a design based on digital frequency meter EDA, it mainly adopts frequency measurement method for measuring the is usually calculated per second, for the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-07
    • 文件大小:1.23mb
    • 提供者:刘一航
  1. edashuzipinlvji

    0下载:
  2. EDA/VHDL数字频率计,可编程逻辑门阵列,EDA课程设计-EDA/VHDL digital frequency meter, programmable logic gate array, EDA curriculum design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-10
    • 文件大小:1.71kb
    • 提供者:acuarela
  1. zyplj

    0下载:
  2. 采用EDA技术,使用Quartus2软件完成了数字频率计的设计与实现,其中包含计时器,控制器的设计,很实用-Using EDA technology, the use of software to complete Quartus2 digital frequency meter design and implementation, which includes timers, controller design, very practical
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1.81mb
    • 提供者:Zoe
  1. Digital-Frequency-Meter

    1下载:
  2. 该数字频率计使用EDA软件QUARTUS II编写,实现以下的3个功能: 1. 测试频率范围为:1Kz~99999999Hz, 2. 基准信号频率为1MHz; 3. 用8位十进制7段数码显示译码器显示所测信号的频率值。 -The digital frequency meter using EDA software QUARTUS II prepared to fulfill the following three functions: 1. Test frequency rang
  3. 所属分类:Other systems

    • 发布日期:2017-05-30
    • 文件大小:11.26mb
    • 提供者:乡树
  1. plj

    1下载:
  2. 使用vhdl语言原件例化设计数字频率计,并用6位7段数码管计数。模块包括:十进制计数器,6位10进制计数器,Reg24 锁存器、Fp 分频器、Ctrl 频率控制器、Disp 动态显示。(The digital frequency meter is designed by using VHDL language as an example and counted by 6-bit 7-segment digital tube. Modules include: decimal counter, 6
  3. 所属分类:其他

    • 发布日期:2019-12-13
    • 文件大小:11kb
    • 提供者:贵阳余文乐
搜珍网 www.dssz.com