搜索资源列表
用verilog编写的液晶显示程序
- 用verilog编写的液晶显示程序,已调试通过。 1、 本工程主要是设计一个LCD的控制模块,然后在LCD上显示想要显示的数据。 2、 通过JTAG口把LCD12864.sof下载到FPGA上,则LCD就会显示出要显示的数据。-Written liquid crystal display with verilog program has been through debugging. 1, this project is to design a LCD control module, a
de2_dac_lcd
- FPGA KIT DE2-35 This project outputs a selected voltaje using VGA DAC, the DAC module is controlled using LCD display and buttons.
lab3
- VHDL code for using LCD in an fpga project
vga-connector_files
- vhdl code for using lcd in an fpga project
VGAVesaDdc_pinout_files
- vhdl code for using lcd in an fpga project
db15-vga-pinout_files
- vhdl code for using lcd in a fpga project
ep1c3_sd_vga_photo
- 使用EP1C3器件DIY 数码相框 之所以选择 DIY 数码相框,并不是期望可以做个多么像样的产品出来,毕竟消费类数码产品 的市场竞争是很激烈的,任何一个成熟产品的成本都会被剥削到最低。市场上的数码相框一 般是以带液晶驱动外设的 ARM 处理器为主实现上述的所有功能,而这个工程恰恰相反,所有 的功能也都会使用 FPGA 来完成。但是话说回来,FPGA 是硬件,虽然有很多硬件固有特性所 具备的优势,但是其设计灵活性方面还是和软件无法媲美的,所以这个工程项目最终实现的 数码相
Nios_Example_07_SD_35TFT
- 这是一个nios工程,控制TFT液晶屏的程序。FPGA平台用Verilog HDL语言编写的,MCU软核程序有C语言编写。通过这一个完成的工程,你就会明白SOPC的一些实现方法。-This is a nios engineering, control TFT LCD screen program. The FPGA platform Verilog HDL language preparation with the nuclear program has a soft, MCU written
MSP430_fre
- 芯片:msp430 1611 液晶:ili9325 240*320彩屏液晶 工程:实现msp430与Fpga程序通信,并将fpga上的数据接收,将其处理后显示到彩屏液晶上。此程序配套我的另一个FPGA程序上。利用FPGA对信号进行采集,并做FFT处理,并将数据接收,并将频谱图显示到液晶。并显示其频率。-Chip: msp430 1611 Project: Achieving msp430 and Fpga program communications, and data recept
LCD-display
- fpga的键盘阵列LCD显示程序,包括vhdl文件,顶层文件和工程文件-fpga array of keyboard LCD display procedures, including vhdl files, top-level files and project files
nano-logic
- 本手册适用于使用NANO-LOGIC CPLD 系列开发板的用户。 一款较高端FPGA 开发板既可以做项目开发也可以配上一个“通用的基础设备接口 板”作为新人培训入门使用 本产品的推出旨在于方便用户扩展基础设备和初学者学习使用。在FPGA 产品的设计 中,在初期调试时为了方便调试和显示程序工作状态,经常会用到大量的调试接口,比 如灯、按键、液晶显示等设备;这些设备既浪费有限的FPGA 资源又浪费宝贵的板卡体 积。本开发板提供了通常用户调试程序所需要的基础输入输出和上位机通
graphicallcd_latest.tar
- It s a project in VHDL for interfacing a graphical LCD with an FPGA. The project is an open-source file.
tinycpufiles
- TinyCPU源码,使用Verilog编写的资源占用极少的CPU。Quartus工程,可跑在Altera MAXII CPLD上,也很方便移植到其他FPGA上。CPU使用200个逻辑单元,外设(SPI,LCD等)使用180个逻辑单元。 内含汇编编译器源码(VC2008),可编译CPU对应的汇编文件。-The sourcecode of TinyCPU, which only consumed very few logical cells, written by Verilog. It is